Home
last modified time | relevance | path

Searched refs:evt2irq (Results 1 – 66 of 66) sorted by relevance

/linux-4.4.14/arch/sh/include/cpu-sh4a/cpu/
Ddma.h8 #define DMTE0_IRQ evt2irq(0x800)
9 #define DMTE4_IRQ evt2irq(0xb80)
10 #define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
13 #define DMTE0_IRQ evt2irq(0x800)
14 #define DMTE4_IRQ evt2irq(0xb80)
15 #define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
18 #define DMTE0_IRQ evt2irq(0x640)
19 #define DMTE4_IRQ evt2irq(0x780)
20 #define DMAE0_IRQ evt2irq(0x6c0)
23 #define DMTE0_IRQ evt2irq(0x800) /* DMAC0A*/
[all …]
/linux-4.4.14/arch/sh/include/mach-landisk/mach/
Diodata_landisk.h29 #define IRQ_PCIINTA evt2irq(0x2a0) /* PCI INTA IRQ */
30 #define IRQ_PCIINTB evt2irq(0x2c0) /* PCI INTB IRQ */
31 #define IRQ_PCIINTC evt2irq(0x2e0) /* PCI INTC IRQ */
32 #define IRQ_PCIINTD evt2irq(0x300) /* PCI INTD IRQ */
33 #define IRQ_ATA evt2irq(0x320) /* ATA IRQ */
34 #define IRQ_FATA evt2irq(0x340) /* FATA IRQ */
35 #define IRQ_POWER evt2irq(0x360) /* Power Switch IRQ */
36 #define IRQ_BUTTON evt2irq(0x380) /* USL-5P Button IRQ */
37 #define IRQ_FAULT evt2irq(0x3a0) /* USL-5P Fault IRQ */
/linux-4.4.14/arch/sh/drivers/pci/
Dfixups-sh03.c13 case 4: return evt2irq(0x2a0); /* eth0 */ in pcibios_map_platform_irq()
14 case 8: return evt2irq(0x2a0); /* eth1 */ in pcibios_map_platform_irq()
15 case 6: return evt2irq(0x240); /* PCI bridge */ in pcibios_map_platform_irq()
19 return evt2irq(0x240); in pcibios_map_platform_irq()
23 case 0: irq = evt2irq(0x240); break; in pcibios_map_platform_irq()
24 case 1: irq = evt2irq(0x240); break; in pcibios_map_platform_irq()
25 case 2: irq = evt2irq(0x240); break; in pcibios_map_platform_irq()
26 case 3: irq = evt2irq(0x240); break; in pcibios_map_platform_irq()
27 case 4: irq = evt2irq(0x240); break; in pcibios_map_platform_irq()
Dfixups-snapgear.c28 case 11: irq = evt2irq(0x300); break; /* USB */ in pcibios_map_platform_irq()
29 case 12: irq = evt2irq(0x360); break; /* PCMCIA */ in pcibios_map_platform_irq()
30 case 13: irq = evt2irq(0x2a0); break; /* eth0 */ in pcibios_map_platform_irq()
31 case 14: irq = evt2irq(0x300); break; /* eth1 */ in pcibios_map_platform_irq()
32 case 15: irq = evt2irq(0x360); break; /* safenet (unused) */ in pcibios_map_platform_irq()
Dfixups-sdk7780.c19 #define IRQ_INTA evt2irq(0xa20)
20 #define IRQ_INTB evt2irq(0xa40)
21 #define IRQ_INTC evt2irq(0xa60)
22 #define IRQ_INTD evt2irq(0xa80)
Dfixups-se7751.c13 case 0: return evt2irq(0x3a0); in pcibios_map_platform_irq()
14 case 1: return evt2irq(0x3a0); /* AMD Ethernet controller */ in pcibios_map_platform_irq()
Dfixups-r7780rp.c20 return evt2irq(0xa20) + slot; in pcibios_map_platform_irq()
Dfixups-landisk.c31 int irq = ((slot + pin - 1) & 0x3) + evt2irq(0x2a0); in pcibios_map_platform_irq()
Dpci-sh7780.c65 .serr_irq = evt2irq(0xa00),
66 .err_irq = evt2irq(0xaa0),
Dpcie-sh7786.c472 return evt2irq(0xae0); in pcibios_map_platform_irq()
/linux-4.4.14/arch/sh/include/mach-se/mach/
Dse.h86 #define IRQ0_IRQ evt2irq(0x600)
87 #define IRQ1_IRQ evt2irq(0x620)
91 #define IRQ_STNIC evt2irq(0x380)
92 #define IRQ_CFCARD evt2irq(0x3c0)
94 #define IRQ_STNIC evt2irq(0x340)
95 #define IRQ_CFCARD evt2irq(0x2e0)
109 #define SH_ETH0_IRQ evt2irq(0xc00)
110 #define SH_ETH1_IRQ evt2irq(0xc20)
111 #define SH_TSU_IRQ evt2irq(0xc40)
Dse7343.h119 #define IRQ0_IRQ evt2irq(0x600)
120 #define IRQ1_IRQ evt2irq(0x620)
121 #define IRQ4_IRQ evt2irq(0x680)
122 #define IRQ5_IRQ evt2irq(0x6a0)
Dse7724.h39 #define IRQ0_IRQ evt2irq(0x600)
40 #define IRQ1_IRQ evt2irq(0x620)
41 #define IRQ2_IRQ evt2irq(0x640)
Dse7780.h84 #define IRQ_IDE0 evt2irq(0xa60) /* iVDR */
87 #define SMC_IRQ evt2irq(0x300)
90 #define SM501_IRQ evt2irq(0x200)
Dse7722.h81 #define IRQ0_IRQ evt2irq(0x600)
82 #define IRQ1_IRQ evt2irq(0x620)
Dse7751.h67 #define IRQ_79C973 evt2irq(0x3a0)
Dse7721.h56 #define MRSHPC_IRQ0 evt2irq(0x340)
/linux-4.4.14/arch/sh/include/mach-common/mach/
Dlboxre2.h16 #define IRQ_CF1 evt2irq(0x320) /* CF1 */
17 #define IRQ_CF0 evt2irq(0x340) /* CF0 */
18 #define IRQ_INTD evt2irq(0x360) /* INTD */
19 #define IRQ_ETH1 evt2irq(0x380) /* Ether1 */
20 #define IRQ_ETH0 evt2irq(0x3a0) /* Ether0 */
21 #define IRQ_INTA evt2irq(0x3c0) /* INTA */
Dtitan.h13 #define TITAN_IRQ_WAN evt2irq(0x240) /* eth0 (WAN) */
14 #define TITAN_IRQ_LAN evt2irq(0x2a0) /* eth1 (LAN) */
15 #define TITAN_IRQ_MPCIA evt2irq(0x300) /* mPCI A */
16 #define TITAN_IRQ_MPCIB evt2irq(0x360) /* mPCI B */
17 #define TITAN_IRQ_USB evt2irq(0x360) /* USB */
Dhp6xx.h14 #define HP680_BTN_IRQ evt2irq(0x600) /* IRQ0_IRQ */
15 #define HP680_TS_IRQ evt2irq(0x660) /* IRQ3_IRQ */
16 #define HP680_HD64461_IRQ evt2irq(0x680) /* IRQ4_IRQ */
Dsdk7780.h71 #define IRQ_CFCARD evt2irq(0x3c0)
73 #define IRQ_ETHERNET evt2irq(0x2c0)
/linux-4.4.14/arch/sh/boards/
Dboard-magicpanelr2.c257 .start = evt2irq(0x660),
258 .end = evt2irq(0x660),
372 irq_set_irq_type(evt2irq(0x600), IRQ_TYPE_LEVEL_LOW); /* IRQ0 CAN1 */ in init_mpr2_IRQ()
373 irq_set_irq_type(evt2irq(0x620), IRQ_TYPE_LEVEL_LOW); /* IRQ1 CAN2 */ in init_mpr2_IRQ()
374 irq_set_irq_type(evt2irq(0x640), IRQ_TYPE_LEVEL_LOW); /* IRQ2 CAN3 */ in init_mpr2_IRQ()
375 irq_set_irq_type(evt2irq(0x660), IRQ_TYPE_LEVEL_LOW); /* IRQ3 SMSC9115 */ in init_mpr2_IRQ()
376 irq_set_irq_type(evt2irq(0x680), IRQ_TYPE_EDGE_RISING); /* IRQ4 touchscreen */ in init_mpr2_IRQ()
377 irq_set_irq_type(evt2irq(0x6a0), IRQ_TYPE_EDGE_FALLING); /* IRQ5 touchscreen */ in init_mpr2_IRQ()
379 intc_set_priority(evt2irq(0x600), 13); /* IRQ0 CAN1 */ in init_mpr2_IRQ()
380 intc_set_priority(evt2irq(0x620), 13); /* IRQ0 CAN2 */ in init_mpr2_IRQ()
[all …]
Dboard-sh2007.c39 .start = evt2irq(0x240),
40 .end = evt2irq(0x240),
52 .start = evt2irq(0x280),
53 .end = evt2irq(0x280),
90 .start = evt2irq(0x2c0),
91 .end = evt2irq(0x2c0),
Dboard-edosk7760.c101 .start = evt2irq(0x9e0),
102 .end = evt2irq(0x9e0),
124 .start = evt2irq(0x9c0),
125 .end = evt2irq(0x9c0),
152 .start = evt2irq(0x2a0),
153 .end = evt2irq(0x2a0),
Dboard-sh7785lcr.c109 .start = evt2irq(0x240),
110 .end = evt2irq(0x240),
139 .start = evt2irq(0x340),
227 .start = evt2irq(0x380),
228 .end = evt2irq(0x380),
240 .start = evt2irq(0x380),
241 .end = evt2irq(0x380),
Dboard-sh7757lcr.c72 .start = evt2irq(0xc80),
73 .end = evt2irq(0xc80),
100 .start = evt2irq(0xc80),
101 .end = evt2irq(0xc80),
144 .start = evt2irq(0x2960),
145 .end = evt2irq(0x2960),
178 .start = evt2irq(0x2980),
179 .end = evt2irq(0x2980),
218 .start = evt2irq(0x1c60),
222 .start = evt2irq(0x1c80),
[all …]
Dboard-apsh4ad0a.c38 .start = evt2irq(0x200),
39 .end = evt2irq(0x200),
Dboard-apsh4a3a.c86 .start = evt2irq(0x200),
87 .end = evt2irq(0x200),
Dboard-secureedge5410.c39 unsigned int irq = evt2irq(0x240); in eraseconfig_init()
Dboard-edosk7705.c24 #define ETHERNET_IRQ evt2irq(0x320)
Dboard-espt.c75 .start = evt2irq(0x920), /* irq number */
Dboard-urquell.c82 .start = evt2irq(0x360),
/linux-4.4.14/arch/sh/kernel/cpu/sh4/
Dsetup-sh7760.c139 DEFINE_RES_IRQ(evt2irq(0x880)),
140 DEFINE_RES_IRQ(evt2irq(0x8a0)),
141 DEFINE_RES_IRQ(evt2irq(0x8e0)),
142 DEFINE_RES_IRQ(evt2irq(0x8c0)),
164 DEFINE_RES_IRQ(evt2irq(0xb00)),
165 DEFINE_RES_IRQ(evt2irq(0xb20)),
166 DEFINE_RES_IRQ(evt2irq(0xb60)),
167 DEFINE_RES_IRQ(evt2irq(0xb40)),
189 DEFINE_RES_IRQ(evt2irq(0xb80)),
190 DEFINE_RES_IRQ(evt2irq(0xba0)),
[all …]
Dsetup-sh4-202.c27 DEFINE_RES_IRQ(evt2irq(0x700)),
28 DEFINE_RES_IRQ(evt2irq(0x720)),
29 DEFINE_RES_IRQ(evt2irq(0x760)),
30 DEFINE_RES_IRQ(evt2irq(0x740)),
49 DEFINE_RES_IRQ(evt2irq(0x400)),
50 DEFINE_RES_IRQ(evt2irq(0x420)),
51 DEFINE_RES_IRQ(evt2irq(0x440)),
Dsetup-sh7750.c28 .start = evt2irq(0x480),
50 DEFINE_RES_IRQ(evt2irq(0x4e0)),
71 DEFINE_RES_IRQ(evt2irq(0x700)),
90 DEFINE_RES_IRQ(evt2irq(0x400)),
91 DEFINE_RES_IRQ(evt2irq(0x420)),
92 DEFINE_RES_IRQ(evt2irq(0x440)),
116 DEFINE_RES_IRQ(evt2irq(0xb00)),
117 DEFINE_RES_IRQ(evt2irq(0xb80)),
/linux-4.4.14/arch/sh/kernel/cpu/sh4a/
Dsetup-sh7723.c35 DEFINE_RES_IRQ(evt2irq(0xc00)),
58 DEFINE_RES_IRQ(evt2irq(0xc20)),
81 DEFINE_RES_IRQ(evt2irq(0xc40)),
104 DEFINE_RES_IRQ(evt2irq(0x900)),
127 DEFINE_RES_IRQ(evt2irq(0xd00)),
150 DEFINE_RES_IRQ(evt2irq(0xfa0)),
166 .irq = evt2irq(0x980),
194 .irq = evt2irq(0x8c0),
222 .irq = evt2irq(0x560),
253 DEFINE_RES_IRQ(evt2irq(0xf00)),
[all …]
Dsetup-sh7722.c152 .start = evt2irq(0xbc0),
153 .end = evt2irq(0xbc0),
158 .start = evt2irq(0x800),
159 .end = evt2irq(0x860),
164 .start = evt2irq(0xb80),
165 .end = evt2irq(0xba0),
191 DEFINE_RES_IRQ(evt2irq(0xc00)),
214 DEFINE_RES_IRQ(evt2irq(0xc20)),
237 DEFINE_RES_IRQ(evt2irq(0xc40)),
258 .start = evt2irq(0x7a0),
[all …]
Dsetup-sh7724.c219 .start = evt2irq(0xbc0),
220 .end = evt2irq(0xbc0),
225 .start = evt2irq(0x800),
226 .end = evt2irq(0x860),
231 .start = evt2irq(0xb80),
232 .end = evt2irq(0xba0),
253 .start = evt2irq(0xb40),
254 .end = evt2irq(0xb40),
259 .start = evt2irq(0x700),
260 .end = evt2irq(0x760),
[all …]
Dsetup-sh7786.c39 DEFINE_RES_IRQ(evt2irq(0x700)),
40 DEFINE_RES_IRQ(evt2irq(0x720)),
41 DEFINE_RES_IRQ(evt2irq(0x760)),
42 DEFINE_RES_IRQ(evt2irq(0x740)),
67 DEFINE_RES_IRQ(evt2irq(0x780)),
98 DEFINE_RES_IRQ(evt2irq(0x840)),
120 DEFINE_RES_IRQ(evt2irq(0x860)),
142 DEFINE_RES_IRQ(evt2irq(0x880)),
164 DEFINE_RES_IRQ(evt2irq(0x8a0)),
183 DEFINE_RES_IRQ(evt2irq(0x400)),
[all …]
Dsetup-sh7757.c34 DEFINE_RES_IRQ(evt2irq(0x700)),
55 DEFINE_RES_IRQ(evt2irq(0xb80)),
76 DEFINE_RES_IRQ(evt2irq(0xf00)),
95 DEFINE_RES_IRQ(evt2irq(0x580)),
96 DEFINE_RES_IRQ(evt2irq(0x5a0)),
116 .start = evt2irq(0xcc0),
460 .start = evt2irq(0x640),
461 .end = evt2irq(0x640),
482 .start = evt2irq(0x640),
483 .end = evt2irq(0x640),
[all …]
Dsetup-shx3.c38 DEFINE_RES_IRQ(evt2irq(0x700)),
39 DEFINE_RES_IRQ(evt2irq(0x720)),
40 DEFINE_RES_IRQ(evt2irq(0x760)),
41 DEFINE_RES_IRQ(evt2irq(0x740)),
62 DEFINE_RES_IRQ(evt2irq(0x780)),
63 DEFINE_RES_IRQ(evt2irq(0x7a0)),
64 DEFINE_RES_IRQ(evt2irq(0x7e0)),
65 DEFINE_RES_IRQ(evt2irq(0x7c0)),
86 DEFINE_RES_IRQ(evt2irq(0x880)),
87 DEFINE_RES_IRQ(evt2irq(0x8a0)),
[all …]
Dsetup-sh7343.c28 DEFINE_RES_IRQ(evt2irq(0xc00)),
49 DEFINE_RES_IRQ(evt2irq(0xc20)),
70 DEFINE_RES_IRQ(evt2irq(0xc40)),
91 DEFINE_RES_IRQ(evt2irq(0xc60)),
112 .start = evt2irq(0xe00),
113 .end = evt2irq(0xe60),
133 .start = evt2irq(0x780),
134 .end = evt2irq(0x7e0),
149 .irq = evt2irq(0x980),
177 .irq = evt2irq(0x8c0),
[all …]
Dsetup-sh7366.c31 DEFINE_RES_IRQ(evt2irq(0xc00)),
52 .start = evt2irq(0xe00),
53 .end = evt2irq(0xe60),
76 .start = evt2irq(0xa20),
77 .end = evt2irq(0xa20),
97 .irq = evt2irq(0x980),
125 .irq = evt2irq(0x8c0),
153 .irq = evt2irq(0x560),
184 DEFINE_RES_IRQ(evt2irq(0xf00)),
203 DEFINE_RES_IRQ(evt2irq(0x400)),
[all …]
Dsetup-sh7734.c36 DEFINE_RES_IRQ(evt2irq(0x8c0)),
58 DEFINE_RES_IRQ(evt2irq(0x8e0)),
80 DEFINE_RES_IRQ(evt2irq(0x900)),
102 DEFINE_RES_IRQ(evt2irq(0x920)),
124 DEFINE_RES_IRQ(evt2irq(0x940)),
146 DEFINE_RES_IRQ(evt2irq(0x960)),
168 .start = evt2irq(0xC00),
189 .start = evt2irq(0x860),
208 DEFINE_RES_IRQ(evt2irq(0x400)),
209 DEFINE_RES_IRQ(evt2irq(0x420)),
[all …]
Dsetup-sh7770.c26 DEFINE_RES_IRQ(evt2irq(0x9a0)),
47 DEFINE_RES_IRQ(evt2irq(0x9c0)),
68 DEFINE_RES_IRQ(evt2irq(0x9e0)),
89 DEFINE_RES_IRQ(evt2irq(0xa00)),
110 DEFINE_RES_IRQ(evt2irq(0xa20)),
131 DEFINE_RES_IRQ(evt2irq(0xa40)),
152 DEFINE_RES_IRQ(evt2irq(0xa60)),
173 DEFINE_RES_IRQ(evt2irq(0xa80)),
194 DEFINE_RES_IRQ(evt2irq(0xaa0)),
215 DEFINE_RES_IRQ(evt2irq(0xac0)),
[all …]
Dsetup-sh7763.c30 DEFINE_RES_IRQ(evt2irq(0x700)),
52 DEFINE_RES_IRQ(evt2irq(0xb80)),
74 DEFINE_RES_IRQ(evt2irq(0xf00)),
95 .start = evt2irq(0x480),
114 .start = evt2irq(0xc60),
115 .end = evt2irq(0xc60),
143 .start = evt2irq(0xc80),
144 .end = evt2irq(0xc80),
166 DEFINE_RES_IRQ(evt2irq(0x580)),
167 DEFINE_RES_IRQ(evt2irq(0x5a0)),
[all …]
Dsetup-sh7785.c31 DEFINE_RES_IRQ(evt2irq(0x700)),
53 DEFINE_RES_IRQ(evt2irq(0x780)),
75 DEFINE_RES_IRQ(evt2irq(0x980)),
97 DEFINE_RES_IRQ(evt2irq(0x9a0)),
119 DEFINE_RES_IRQ(evt2irq(0x9c0)),
141 DEFINE_RES_IRQ(evt2irq(0x9e0)),
160 DEFINE_RES_IRQ(evt2irq(0x580)),
161 DEFINE_RES_IRQ(evt2irq(0x5a0)),
162 DEFINE_RES_IRQ(evt2irq(0x5c0)),
181 DEFINE_RES_IRQ(evt2irq(0xe00)),
[all …]
Dsetup-sh7780.c29 DEFINE_RES_IRQ(evt2irq(0x700)),
51 DEFINE_RES_IRQ(evt2irq(0xb80)),
70 DEFINE_RES_IRQ(evt2irq(0x580)),
71 DEFINE_RES_IRQ(evt2irq(0x5a0)),
72 DEFINE_RES_IRQ(evt2irq(0x5c0)),
91 DEFINE_RES_IRQ(evt2irq(0xe00)),
92 DEFINE_RES_IRQ(evt2irq(0xe20)),
93 DEFINE_RES_IRQ(evt2irq(0xe40)),
114 .start = evt2irq(0x480),
216 .start = evt2irq(0x640),
[all …]
/linux-4.4.14/arch/sh/kernel/cpu/sh3/
Dsetup-sh7720.c35 .start = evt2irq(0x480),
64 DEFINE_RES_IRQ(evt2irq(0xc00)),
87 DEFINE_RES_IRQ(evt2irq(0xc20)),
107 .start = evt2irq(0xa60),
108 .end = evt2irq(0xa60),
138 .start = evt2irq(0xa20),
139 .end = evt2irq(0xa20),
161 DEFINE_RES_IRQ(evt2irq(0xf00)),
180 DEFINE_RES_IRQ(evt2irq(0x400)),
181 DEFINE_RES_IRQ(evt2irq(0x420)),
[all …]
Dsetup-sh770x.c99 .start = evt2irq(0x480),
122 DEFINE_RES_IRQ(evt2irq(0x4e0)),
147 DEFINE_RES_IRQ(evt2irq(0x900)),
173 DEFINE_RES_IRQ(evt2irq(0x880)),
193 DEFINE_RES_IRQ(evt2irq(0x400)),
194 DEFINE_RES_IRQ(evt2irq(0x420)),
195 DEFINE_RES_IRQ(evt2irq(0x440)),
Dsetup-sh7705.c83 DEFINE_RES_IRQ(evt2irq(0x900)),
106 DEFINE_RES_IRQ(evt2irq(0x880)),
126 .start = evt2irq(0x480),
151 DEFINE_RES_IRQ(evt2irq(0x400)),
152 DEFINE_RES_IRQ(evt2irq(0x420)),
153 DEFINE_RES_IRQ(evt2irq(0x440)),
Dsetup-sh7710.c81 .start = evt2irq(0x480),
109 DEFINE_RES_IRQ(evt2irq(0x880)),
131 DEFINE_RES_IRQ(evt2irq(0x900)),
150 DEFINE_RES_IRQ(evt2irq(0x400)),
151 DEFINE_RES_IRQ(evt2irq(0x420)),
152 DEFINE_RES_IRQ(evt2irq(0x440)),
/linux-4.4.14/arch/sh/include/cpu-sh4/cpu/
Ddma.h9 #define DMTE0_IRQ evt2irq(0x640)
10 #define DMTE4_IRQ evt2irq(0x780)
11 #define DMTE6_IRQ evt2irq(0x7c0)
12 #define DMAE0_IRQ evt2irq(0x6c0)
/linux-4.4.14/drivers/sh/intc/
Dirqdomain.c34 *out_hwirq = evt2irq(intspec[0]); in intc_evt_xlate()
52 irq_base = evt2irq(hw->vectors[0].vect); in intc_irq_domain_init()
53 irq_end = evt2irq(hw->vectors[hw->nr_vectors - 1].vect); in intc_irq_domain_init()
Dcore.c313 unsigned int irq = evt2irq(vect->vect); in register_intc_controller()
338 unsigned int irq2 = evt2irq(vect2->vect); in register_intc_controller()
/linux-4.4.14/arch/sh/boards/mach-se/7724/
Dsetup.c205 .start = evt2irq(0xf40),
232 .start = evt2irq(0x880),
263 .start = evt2irq(0x9e0),
291 .start = evt2irq(0xf80),
348 .start = evt2irq(0xbe0),
371 .start = evt2irq(0xd60),
403 .start = evt2irq(0xa20),
404 .end = evt2irq(0xa20),
432 .start = evt2irq(0xa40),
433 .end = evt2irq(0xa40),
[all …]
/linux-4.4.14/arch/sh/boards/mach-ecovec24/
Dsetup.c156 .start = evt2irq(0xd60),
196 .start = evt2irq(0xa20),
197 .end = evt2irq(0xa20),
232 .start = evt2irq(0xa40),
233 .end = evt2irq(0xa40),
289 .start = evt2irq(0xa40),
290 .end = evt2irq(0xa40),
358 .start = evt2irq(0xf40),
399 .start = evt2irq(0x880),
430 .start = evt2irq(0x9e0),
[all …]
/linux-4.4.14/arch/sh/include/cpu-sh3/cpu/
Ddma.h15 #define DMTE0_IRQ evt2irq(0x800)
16 #define DMTE4_IRQ evt2irq(0xb80)
/linux-4.4.14/arch/sh/boards/mach-kfr2r09/
Dsetup.c117 .start = evt2irq(0xbe0),
180 .start = evt2irq(0xf40),
216 .start = evt2irq(0xa20),
217 .end = evt2irq(0xa20),
246 .start = evt2irq(0x880),
247 .end = evt2irq(0x880),
371 .start = evt2irq(0xe80),
/linux-4.4.14/arch/sh/boards/mach-ap325rxa/
Dsetup.c60 .start = evt2irq(0x660),
61 .end = evt2irq(0x660),
243 .start = evt2irq(0x580),
411 .start = evt2irq(0x880),
446 .start = evt2irq(0xe80),
473 .start = evt2irq(0x4e0),
/linux-4.4.14/arch/sh/boards/mach-migor/
Dsetup.c61 .start = evt2irq(0x600), /* IRQ0 */
95 .start = evt2irq(0xbe0),
291 .start = evt2irq(0x580),
374 .start = evt2irq(0x880),
407 .start = evt2irq(0xe80),
433 .irq = evt2irq(0x6c0), /* IRQ6 */
/linux-4.4.14/include/linux/
Dsh_intc.h16 #define evt2irq(evt) (((evt) >> 5) - 16) macro
19 #define evt2irq(evt) (evt) macro
/linux-4.4.14/arch/sh/boards/mach-sdk7786/
Dsetup.c58 .start = evt2irq(0x2c0),
59 .end = evt2irq(0x2c0),
/linux-4.4.14/arch/sh/boards/mach-se/7722/
Dsetup.c120 .start = evt2irq(0xbe0),
/linux-4.4.14/arch/sh/boards/mach-hp6xx/
Dsetup.c39 .start = evt2irq(0xba0),
/linux-4.4.14/arch/sh/boards/mach-sh7763rdp/
Dsetup.c83 .start = evt2irq(0x920), /* irq number */