Searched refs:fifo_mem (Results 1 - 7 of 7) sorted by relevance
/linux-4.4.14/drivers/gpu/drm/vmwgfx/ |
H A D | vmwgfx_fifo.c | 39 u32 *fifo_mem = dev_priv->mmio_virt; vmw_fifo_have_3d() local 63 fifo_min = vmw_mmio_read(fifo_mem + SVGA_FIFO_MIN); vmw_fifo_have_3d() 67 hwversion = vmw_mmio_read(fifo_mem + vmw_fifo_have_3d() 88 u32 *fifo_mem = dev_priv->mmio_virt; vmw_fifo_have_pitchlock() local 94 caps = vmw_mmio_read(fifo_mem + SVGA_FIFO_CAPABILITIES); vmw_fifo_have_pitchlock() 103 u32 *fifo_mem = dev_priv->mmio_virt; vmw_fifo_init() local 140 vmw_mmio_write(min, fifo_mem + SVGA_FIFO_MIN); vmw_fifo_init() 141 vmw_mmio_write(dev_priv->mmio_size, fifo_mem + SVGA_FIFO_MAX); vmw_fifo_init() 143 vmw_mmio_write(min, fifo_mem + SVGA_FIFO_NEXT_CMD); vmw_fifo_init() 144 vmw_mmio_write(min, fifo_mem + SVGA_FIFO_STOP); vmw_fifo_init() 145 vmw_mmio_write(0, fifo_mem + SVGA_FIFO_BUSY); vmw_fifo_init() 150 max = vmw_mmio_read(fifo_mem + SVGA_FIFO_MAX); vmw_fifo_init() 151 min = vmw_mmio_read(fifo_mem + SVGA_FIFO_MIN); vmw_fifo_init() 152 fifo->capabilities = vmw_mmio_read(fifo_mem + SVGA_FIFO_CAPABILITIES); vmw_fifo_init() 160 vmw_mmio_write(dev_priv->last_read_seqno, fifo_mem + SVGA_FIFO_FENCE); vmw_fifo_init() 168 u32 *fifo_mem = dev_priv->mmio_virt; vmw_fifo_ping_host() local 171 if (cmpxchg(fifo_mem + SVGA_FIFO_BUSY, 0, 1) == 0) vmw_fifo_ping_host() 178 u32 *fifo_mem = dev_priv->mmio_virt; vmw_fifo_release() local 184 dev_priv->last_read_seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE); vmw_fifo_release() 208 u32 *fifo_mem = dev_priv->mmio_virt; vmw_fifo_is_full() local 209 uint32_t max = vmw_mmio_read(fifo_mem + SVGA_FIFO_MAX); vmw_fifo_is_full() 210 uint32_t next_cmd = vmw_mmio_read(fifo_mem + SVGA_FIFO_NEXT_CMD); vmw_fifo_is_full() 211 uint32_t min = vmw_mmio_read(fifo_mem + SVGA_FIFO_MIN); vmw_fifo_is_full() 212 uint32_t stop = vmw_mmio_read(fifo_mem + SVGA_FIFO_STOP); vmw_fifo_is_full() 301 u32 *fifo_mem = dev_priv->mmio_virt; vmw_local_fifo_reserve() local 309 max = vmw_mmio_read(fifo_mem + SVGA_FIFO_MAX); vmw_local_fifo_reserve() 310 min = vmw_mmio_read(fifo_mem + SVGA_FIFO_MIN); vmw_local_fifo_reserve() 311 next_cmd = vmw_mmio_read(fifo_mem + SVGA_FIFO_NEXT_CMD); vmw_local_fifo_reserve() 322 uint32_t stop = vmw_mmio_read(fifo_mem + SVGA_FIFO_STOP); vmw_local_fifo_reserve() 356 vmw_mmio_write(bytes, fifo_mem + vmw_local_fifo_reserve() 358 return (void __force *) (fifo_mem + vmw_local_fifo_reserve() 407 u32 *fifo_mem, vmw_fifo_res_copy() 419 vmw_mmio_write(bytes, fifo_mem + SVGA_FIFO_RESERVED); vmw_fifo_res_copy() 421 memcpy(fifo_mem + (next_cmd >> 2), buffer, chunk_size); vmw_fifo_res_copy() 424 memcpy(fifo_mem + (min >> 2), buffer + (chunk_size >> 2), rest); vmw_fifo_res_copy() 428 u32 *fifo_mem, vmw_fifo_slow_copy() 436 vmw_mmio_write(*buffer++, fifo_mem + (next_cmd >> 2)); vmw_fifo_slow_copy() 441 vmw_mmio_write(next_cmd, fifo_mem + SVGA_FIFO_NEXT_CMD); vmw_fifo_slow_copy() 450 u32 *fifo_mem = dev_priv->mmio_virt; vmw_local_fifo_commit() local 451 uint32_t next_cmd = vmw_mmio_read(fifo_mem + SVGA_FIFO_NEXT_CMD); vmw_local_fifo_commit() 452 uint32_t max = vmw_mmio_read(fifo_mem + SVGA_FIFO_MAX); vmw_local_fifo_commit() 453 uint32_t min = vmw_mmio_read(fifo_mem + SVGA_FIFO_MIN); vmw_local_fifo_commit() 467 vmw_fifo_res_copy(fifo_state, fifo_mem, vmw_local_fifo_commit() 470 vmw_fifo_slow_copy(fifo_state, fifo_mem, vmw_local_fifo_commit() 486 vmw_mmio_write(next_cmd, fifo_mem + SVGA_FIFO_NEXT_CMD); vmw_local_fifo_commit() 490 vmw_mmio_write(0, fifo_mem + SVGA_FIFO_RESERVED); vmw_local_fifo_commit() 406 vmw_fifo_res_copy(struct vmw_fifo_state *fifo_state, u32 *fifo_mem, uint32_t next_cmd, uint32_t max, uint32_t min, uint32_t bytes) vmw_fifo_res_copy() argument 427 vmw_fifo_slow_copy(struct vmw_fifo_state *fifo_state, u32 *fifo_mem, uint32_t next_cmd, uint32_t max, uint32_t min, uint32_t bytes) vmw_fifo_slow_copy() argument
|
H A D | vmwgfx_irq.c | 73 u32 *fifo_mem = dev_priv->mmio_virt; vmw_update_seqno() local 74 uint32_t seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE); vmw_update_seqno() 179 u32 *fifo_mem = dev_priv->mmio_virt; vmw_fallback_wait() local 181 vmw_mmio_write(signal_seq, fifo_mem + SVGA_FIFO_FENCE); vmw_fallback_wait()
|
H A D | vmwgfx_ioctl.c | 67 u32 *fifo_mem = dev_priv->mmio_virt; vmw_getparam_ioctl() local 76 vmw_mmio_read(fifo_mem + vmw_getparam_ioctl() 182 u32 *fifo_mem; vmw_get_cap_3d_ioctl() local 231 fifo_mem = dev_priv->mmio_virt; vmw_get_cap_3d_ioctl() 232 memcpy(bounce, &fifo_mem[SVGA_FIFO_3D_CAPS], size); vmw_get_cap_3d_ioctl()
|
H A D | vmwgfx_fence.c | 145 u32 *fifo_mem = dev_priv->mmio_virt; vmw_fence_enable_signaling() local 146 u32 seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE); vmw_fence_enable_signaling() 389 u32 *fifo_mem; vmw_fence_goal_new_locked() local 395 fifo_mem = fman->dev_priv->mmio_virt; vmw_fence_goal_new_locked() 396 goal_seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE_GOAL); vmw_fence_goal_new_locked() 405 fifo_mem + SVGA_FIFO_FENCE_GOAL); vmw_fence_goal_new_locked() 433 u32 *fifo_mem; vmw_fence_goal_check_locked() local 438 fifo_mem = fman->dev_priv->mmio_virt; vmw_fence_goal_check_locked() 439 goal_seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE_GOAL); vmw_fence_goal_check_locked() 444 vmw_mmio_write(fence->base.seqno, fifo_mem + SVGA_FIFO_FENCE_GOAL); vmw_fence_goal_check_locked() 456 u32 *fifo_mem = fman->dev_priv->mmio_virt; __vmw_fences_update() local 458 seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE); __vmw_fences_update() 480 new_seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE); __vmw_fences_update()
|
H A D | vmwgfx_kms.c | 126 u32 *fifo_mem = dev_priv->mmio_virt; vmw_cursor_update_position() local 129 vmw_mmio_write(show ? 1 : 0, fifo_mem + SVGA_FIFO_CURSOR_ON); vmw_cursor_update_position() 130 vmw_mmio_write(x, fifo_mem + SVGA_FIFO_CURSOR_X); vmw_cursor_update_position() 131 vmw_mmio_write(y, fifo_mem + SVGA_FIFO_CURSOR_Y); vmw_cursor_update_position() 132 count = vmw_mmio_read(fifo_mem + SVGA_FIFO_CURSOR_COUNT); vmw_cursor_update_position() 133 vmw_mmio_write(++count, fifo_mem + SVGA_FIFO_CURSOR_COUNT); vmw_cursor_update_position()
|
/linux-4.4.14/drivers/usb/dwc2/ |
H A D | core.h | 821 int fifo_mem; member in struct:dwc2_hsotg
|
H A D | gadget.c | 205 WARN_ONCE(addr + hsotg->g_tx_fifo_sz[ep] > hsotg->fifo_mem, dwc2_hsotg_init_fifo() 3438 hsotg->fifo_mem = (cfg >> GHWCFG3_DFIFO_DEPTH_SHIFT); dwc2_hsotg_hw_cfg() 3446 hsotg->fifo_mem); dwc2_hsotg_hw_cfg()
|
Completed in 235 milliseconds