Lines Matching refs:fifo_mem
39 u32 *fifo_mem = dev_priv->mmio_virt; in vmw_fifo_have_3d() local
63 fifo_min = vmw_mmio_read(fifo_mem + SVGA_FIFO_MIN); in vmw_fifo_have_3d()
67 hwversion = vmw_mmio_read(fifo_mem + in vmw_fifo_have_3d()
88 u32 *fifo_mem = dev_priv->mmio_virt; in vmw_fifo_have_pitchlock() local
94 caps = vmw_mmio_read(fifo_mem + SVGA_FIFO_CAPABILITIES); in vmw_fifo_have_pitchlock()
103 u32 *fifo_mem = dev_priv->mmio_virt; in vmw_fifo_init() local
140 vmw_mmio_write(min, fifo_mem + SVGA_FIFO_MIN); in vmw_fifo_init()
141 vmw_mmio_write(dev_priv->mmio_size, fifo_mem + SVGA_FIFO_MAX); in vmw_fifo_init()
143 vmw_mmio_write(min, fifo_mem + SVGA_FIFO_NEXT_CMD); in vmw_fifo_init()
144 vmw_mmio_write(min, fifo_mem + SVGA_FIFO_STOP); in vmw_fifo_init()
145 vmw_mmio_write(0, fifo_mem + SVGA_FIFO_BUSY); in vmw_fifo_init()
150 max = vmw_mmio_read(fifo_mem + SVGA_FIFO_MAX); in vmw_fifo_init()
151 min = vmw_mmio_read(fifo_mem + SVGA_FIFO_MIN); in vmw_fifo_init()
152 fifo->capabilities = vmw_mmio_read(fifo_mem + SVGA_FIFO_CAPABILITIES); in vmw_fifo_init()
160 vmw_mmio_write(dev_priv->last_read_seqno, fifo_mem + SVGA_FIFO_FENCE); in vmw_fifo_init()
168 u32 *fifo_mem = dev_priv->mmio_virt; in vmw_fifo_ping_host() local
171 if (cmpxchg(fifo_mem + SVGA_FIFO_BUSY, 0, 1) == 0) in vmw_fifo_ping_host()
178 u32 *fifo_mem = dev_priv->mmio_virt; in vmw_fifo_release() local
184 dev_priv->last_read_seqno = vmw_mmio_read(fifo_mem + SVGA_FIFO_FENCE); in vmw_fifo_release()
208 u32 *fifo_mem = dev_priv->mmio_virt; in vmw_fifo_is_full() local
209 uint32_t max = vmw_mmio_read(fifo_mem + SVGA_FIFO_MAX); in vmw_fifo_is_full()
210 uint32_t next_cmd = vmw_mmio_read(fifo_mem + SVGA_FIFO_NEXT_CMD); in vmw_fifo_is_full()
211 uint32_t min = vmw_mmio_read(fifo_mem + SVGA_FIFO_MIN); in vmw_fifo_is_full()
212 uint32_t stop = vmw_mmio_read(fifo_mem + SVGA_FIFO_STOP); in vmw_fifo_is_full()
301 u32 *fifo_mem = dev_priv->mmio_virt; in vmw_local_fifo_reserve() local
309 max = vmw_mmio_read(fifo_mem + SVGA_FIFO_MAX); in vmw_local_fifo_reserve()
310 min = vmw_mmio_read(fifo_mem + SVGA_FIFO_MIN); in vmw_local_fifo_reserve()
311 next_cmd = vmw_mmio_read(fifo_mem + SVGA_FIFO_NEXT_CMD); in vmw_local_fifo_reserve()
322 uint32_t stop = vmw_mmio_read(fifo_mem + SVGA_FIFO_STOP); in vmw_local_fifo_reserve()
356 vmw_mmio_write(bytes, fifo_mem + in vmw_local_fifo_reserve()
358 return (void __force *) (fifo_mem + in vmw_local_fifo_reserve()
407 u32 *fifo_mem, in vmw_fifo_res_copy() argument
419 vmw_mmio_write(bytes, fifo_mem + SVGA_FIFO_RESERVED); in vmw_fifo_res_copy()
421 memcpy(fifo_mem + (next_cmd >> 2), buffer, chunk_size); in vmw_fifo_res_copy()
424 memcpy(fifo_mem + (min >> 2), buffer + (chunk_size >> 2), rest); in vmw_fifo_res_copy()
428 u32 *fifo_mem, in vmw_fifo_slow_copy() argument
436 vmw_mmio_write(*buffer++, fifo_mem + (next_cmd >> 2)); in vmw_fifo_slow_copy()
441 vmw_mmio_write(next_cmd, fifo_mem + SVGA_FIFO_NEXT_CMD); in vmw_fifo_slow_copy()
450 u32 *fifo_mem = dev_priv->mmio_virt; in vmw_local_fifo_commit() local
451 uint32_t next_cmd = vmw_mmio_read(fifo_mem + SVGA_FIFO_NEXT_CMD); in vmw_local_fifo_commit()
452 uint32_t max = vmw_mmio_read(fifo_mem + SVGA_FIFO_MAX); in vmw_local_fifo_commit()
453 uint32_t min = vmw_mmio_read(fifo_mem + SVGA_FIFO_MIN); in vmw_local_fifo_commit()
467 vmw_fifo_res_copy(fifo_state, fifo_mem, in vmw_local_fifo_commit()
470 vmw_fifo_slow_copy(fifo_state, fifo_mem, in vmw_local_fifo_commit()
486 vmw_mmio_write(next_cmd, fifo_mem + SVGA_FIFO_NEXT_CMD); in vmw_local_fifo_commit()
490 vmw_mmio_write(0, fifo_mem + SVGA_FIFO_RESERVED); in vmw_local_fifo_commit()