Home
last modified time | relevance | path

Searched refs:SRBM_SOFT_RESET (Results 1 – 19 of 19) sorted by relevance

/linux-4.4.14/drivers/gpu/drm/amd/amdgpu/
Dvi.c762 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1); in vi_gpu_soft_reset()
767 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA, 1); in vi_gpu_soft_reset()
771 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1, 1); in vi_gpu_soft_reset()
775 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_DC, 1); in vi_gpu_soft_reset()
783 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SEM, 1); in vi_gpu_soft_reset()
787 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_IH, 1); in vi_gpu_soft_reset()
791 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1); in vi_gpu_soft_reset()
795 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in vi_gpu_soft_reset()
799 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_UVD, 1); in vi_gpu_soft_reset()
803 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1); in vi_gpu_soft_reset()
[all …]
Dcz_ih.c383 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in cz_ih_soft_reset()
Diceland_ih.c383 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in iceland_ih_soft_reset()
Dtonga_ih.c406 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in tonga_ih_soft_reset()
Dgmc_v8_0.c1193 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v8_0_soft_reset()
1199 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v8_0_soft_reset()
Dgmc_v7_0.c1234 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v7_0_soft_reset()
1240 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v7_0_soft_reset()
Dgfx_v8_0.c4320 SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1); in gfx_v8_0_soft_reset()
4333 SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1); in gfx_v8_0_soft_reset()
/linux-4.4.14/drivers/gpu/drm/radeon/
Dcik_sdma.c277 WREG32(SRBM_SOFT_RESET, SOFT_RESET_SDMA | SOFT_RESET_SDMA1); in cik_sdma_gfx_stop()
278 (void)RREG32(SRBM_SOFT_RESET); in cik_sdma_gfx_stop()
280 WREG32(SRBM_SOFT_RESET, 0); in cik_sdma_gfx_stop()
281 (void)RREG32(SRBM_SOFT_RESET); in cik_sdma_gfx_stop()
Dni.c1940 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
1943 WREG32(SRBM_SOFT_RESET, tmp); in cayman_gpu_soft_reset()
1944 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
1949 WREG32(SRBM_SOFT_RESET, tmp); in cayman_gpu_soft_reset()
1950 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
Dr600.c1791 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1794 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_soft_reset()
1795 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1800 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_soft_reset()
1801 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1862 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_pci_config_reset()
1864 WREG32(SRBM_SOFT_RESET, 0); in r600_gpu_pci_config_reset()
3490 WREG32(SRBM_SOFT_RESET, SOFT_RESET_RLC); in r600_rlc_stop()
3491 RREG32(SRBM_SOFT_RESET); in r600_rlc_stop()
3493 WREG32(SRBM_SOFT_RESET, 0); in r600_rlc_stop()
[all …]
Duvd_v1_0.c290 WREG32_P(SRBM_SOFT_RESET, 0, ~SOFT_RESET_UVD); in uvd_v1_0_start()
Dnid.h74 #define SRBM_SOFT_RESET 0x0E60 macro
Devergreen.c4075 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
4078 WREG32(SRBM_SOFT_RESET, tmp); in evergreen_gpu_soft_reset()
4079 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
4084 WREG32(SRBM_SOFT_RESET, tmp); in evergreen_gpu_soft_reset()
4085 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
Dsi.c3962 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
3965 WREG32(SRBM_SOFT_RESET, tmp); in si_gpu_soft_reset()
3966 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
3971 WREG32(SRBM_SOFT_RESET, tmp); in si_gpu_soft_reset()
3972 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
Dsid.h342 #define SRBM_SOFT_RESET 0x0E60 macro
Dcikd.h467 #define SRBM_SOFT_RESET 0xE60 macro
Dcik.c5436 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
5439 WREG32(SRBM_SOFT_RESET, tmp); in cik_gpu_soft_reset()
5440 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
5445 WREG32(SRBM_SOFT_RESET, tmp); in cik_gpu_soft_reset()
5446 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
Devergreend.h1181 #define SRBM_SOFT_RESET 0x0E60 macro
Dr600d.h701 #define SRBM_SOFT_RESET 0xe60 macro