Lines Matching refs:clkctrl_offs
185 .clkctrl_offs = DM814X_CM_ALWON_MPU_CLKCTRL,
212 .clkctrl_offs = DM816X_CM_ALWON_MPU_CLKCTRL,
255 .clkctrl_offs = DM81XX_CM_ALWON_UART_0_CLKCTRL,
276 .clkctrl_offs = DM81XX_CM_ALWON_UART_1_CLKCTRL,
297 .clkctrl_offs = DM81XX_CM_ALWON_UART_2_CLKCTRL,
335 .clkctrl_offs = DM81XX_CM_ALWON_WDTIMER_CLKCTRL,
372 .clkctrl_offs = DM81XX_CM_ALWON_I2C_0_CLKCTRL,
392 .clkctrl_offs = DM81XX_CM_ALWON_I2C_1_CLKCTRL,
469 .clkctrl_offs = DM81XX_CM_ALWON_GPIO_0_CLKCTRL,
495 .clkctrl_offs = DM81XX_CM_ALWON_GPIO_1_CLKCTRL,
534 .clkctrl_offs = DM81XX_CM_ALWON_GPMC_CLKCTRL,
566 .clkctrl_offs = DM816X_CM_DEFAULT_USB_CLKCTRL,
621 .clkctrl_offs = DM816X_CM_ALWON_TIMER_1_CLKCTRL,
658 .clkctrl_offs = DM816X_CM_ALWON_TIMER_2_CLKCTRL,
679 .clkctrl_offs = DM816X_CM_ALWON_TIMER_3_CLKCTRL,
700 .clkctrl_offs = DM816X_CM_ALWON_TIMER_4_CLKCTRL,
721 .clkctrl_offs = DM816X_CM_ALWON_TIMER_5_CLKCTRL,
742 .clkctrl_offs = DM816X_CM_ALWON_TIMER_6_CLKCTRL,
763 .clkctrl_offs = DM816X_CM_ALWON_TIMER_7_CLKCTRL,
803 .clkctrl_offs = DM81XX_CM_ALWON_ETHERNET_0_CLKCTRL,
882 .clkctrl_offs = DM81XX_CM_ALWON_ETHERNET_0_CLKCTRL,
901 .clkctrl_offs = DM816X_CM_ALWON_ETHERNET_1_CLKCTRL,
947 .clkctrl_offs = DM816X_CM_ALWON_SDIO_CLKCTRL,
990 .clkctrl_offs = DM81XX_CM_ALWON_SPI_CLKCTRL,
1027 .clkctrl_offs = DM81XX_CM_ALWON_MAILBOX_CLKCTRL,
1050 .clkctrl_offs = DM81XX_CM_ALWON_TPCC_CLKCTRL,
1083 .clkctrl_offs = DM81XX_CM_ALWON_TPTC0_CLKCTRL,
1125 .clkctrl_offs = DM81XX_CM_ALWON_TPTC1_CLKCTRL,
1167 .clkctrl_offs = DM81XX_CM_ALWON_TPTC2_CLKCTRL,
1209 .clkctrl_offs = DM81XX_CM_ALWON_TPTC3_CLKCTRL,