xlut              186 drivers/gpu/drm/nouveau/dispnv50/atom.h 	} xlut;
xlut              236 drivers/gpu/drm/nouveau/dispnv50/atom.h 			bool xlut:1;
xlut               68 drivers/gpu/drm/nouveau/dispnv50/base907c.c 		evo_data(push, asyw->xlut.i.enable << 30 |
xlut               69 drivers/gpu/drm/nouveau/dispnv50/base907c.c 			       asyw->xlut.i.mode << 24);
xlut               70 drivers/gpu/drm/nouveau/dispnv50/base907c.c 		evo_data(push, asyw->xlut.i.offset >> 8);
xlut               73 drivers/gpu/drm/nouveau/dispnv50/base907c.c 		evo_data(push, asyw->xlut.handle);
xlut               81 drivers/gpu/drm/nouveau/dispnv50/base907c.c 	asyw->xlut.i.mode = 7;
xlut               82 drivers/gpu/drm/nouveau/dispnv50/base907c.c 	asyw->xlut.i.enable = 2;
xlut               83 drivers/gpu/drm/nouveau/dispnv50/base907c.c 	asyw->xlut.i.load = head907d_olut_load;
xlut              122 drivers/gpu/drm/nouveau/dispnv50/wndw.c 	if (clr.xlut ) wndw->func-> xlut_clr(wndw);
xlut              142 drivers/gpu/drm/nouveau/dispnv50/wndw.c 	if (asyw->set.xlut ) {
xlut              144 drivers/gpu/drm/nouveau/dispnv50/wndw.c 			asyw->xlut.i.offset =
xlut              145 drivers/gpu/drm/nouveau/dispnv50/wndw.c 				nv50_lut_load(&wndw->ilut, asyw->xlut.i.buffer,
xlut              146 drivers/gpu/drm/nouveau/dispnv50/wndw.c 					      asyw->ilut, asyw->xlut.i.load);
xlut              360 drivers/gpu/drm/nouveau/dispnv50/wndw.c 	memset(&asyw->xlut, 0x00, sizeof(asyw->xlut));
xlut              363 drivers/gpu/drm/nouveau/dispnv50/wndw.c 		asyw->xlut.handle = wndw->wndw.vram.handle;
xlut              364 drivers/gpu/drm/nouveau/dispnv50/wndw.c 		asyw->xlut.i.buffer = !asyw->xlut.i.buffer;
xlut              365 drivers/gpu/drm/nouveau/dispnv50/wndw.c 		asyw->set.xlut = true;
xlut              367 drivers/gpu/drm/nouveau/dispnv50/wndw.c 		asyw->clr.xlut = armw->xlut.handle != 0;
xlut              372 drivers/gpu/drm/nouveau/dispnv50/wndw.c 	    (!armw->visible || (armw->xlut.handle && !asyw->xlut.handle)))
xlut              373 drivers/gpu/drm/nouveau/dispnv50/wndw.c 		asyw->set.xlut = true;
xlut              453 drivers/gpu/drm/nouveau/dispnv50/wndw.c 		asyw->clr.xlut = armw->xlut.handle != 0;
xlut              454 drivers/gpu/drm/nouveau/dispnv50/wndw.c 		if (asyw->clr.xlut && asyw->visible)
xlut              455 drivers/gpu/drm/nouveau/dispnv50/wndw.c 			asyw->set.xlut = asyw->xlut.handle != 0;
xlut              547 drivers/gpu/drm/nouveau/dispnv50/wndw.c 	asyw->xlut = armw->xlut;
xlut               65 drivers/gpu/drm/nouveau/dispnv50/wndwc37e.c 		evo_data(push, asyw->xlut.i.output_mode << 8 |
xlut               66 drivers/gpu/drm/nouveau/dispnv50/wndwc37e.c 			       asyw->xlut.i.range << 4 |
xlut               67 drivers/gpu/drm/nouveau/dispnv50/wndwc37e.c 			       asyw->xlut.i.size);
xlut               68 drivers/gpu/drm/nouveau/dispnv50/wndwc37e.c 		evo_data(push, asyw->xlut.i.offset >> 8);
xlut               69 drivers/gpu/drm/nouveau/dispnv50/wndwc37e.c 		evo_data(push, asyw->xlut.handle);
xlut               77 drivers/gpu/drm/nouveau/dispnv50/wndwc37e.c 	asyw->xlut.i.mode = 2;
xlut               78 drivers/gpu/drm/nouveau/dispnv50/wndwc37e.c 	asyw->xlut.i.size = 0;
xlut               79 drivers/gpu/drm/nouveau/dispnv50/wndwc37e.c 	asyw->xlut.i.range = 0;
xlut               80 drivers/gpu/drm/nouveau/dispnv50/wndwc37e.c 	asyw->xlut.i.output_mode = 1;
xlut               81 drivers/gpu/drm/nouveau/dispnv50/wndwc37e.c 	asyw->xlut.i.load = head907d_olut_load;
xlut              114 drivers/gpu/drm/nouveau/dispnv50/wndwc57e.c 		evo_data(push, asyw->xlut.i.size << 8 |
xlut              115 drivers/gpu/drm/nouveau/dispnv50/wndwc57e.c 			       asyw->xlut.i.mode << 2 |
xlut              116 drivers/gpu/drm/nouveau/dispnv50/wndwc57e.c 			       asyw->xlut.i.output_mode);
xlut              117 drivers/gpu/drm/nouveau/dispnv50/wndwc57e.c 		evo_data(push, asyw->xlut.handle);
xlut              118 drivers/gpu/drm/nouveau/dispnv50/wndwc57e.c 		evo_data(push, asyw->xlut.i.offset >> 8);
xlut              164 drivers/gpu/drm/nouveau/dispnv50/wndwc57e.c 		asyw->xlut.i.mode = 1; /* DIRECT8. */
xlut              166 drivers/gpu/drm/nouveau/dispnv50/wndwc57e.c 		asyw->xlut.i.mode = 2; /* DIRECT10. */
xlut              169 drivers/gpu/drm/nouveau/dispnv50/wndwc57e.c 	asyw->xlut.i.size = 4 /* VSS header. */ + size + 1 /* Entries. */;
xlut              170 drivers/gpu/drm/nouveau/dispnv50/wndwc57e.c 	asyw->xlut.i.output_mode = 0; /* INTERPOLATE_DISABLE. */
xlut              171 drivers/gpu/drm/nouveau/dispnv50/wndwc57e.c 	asyw->xlut.i.load = wndwc57e_ilut_load;