sdccr_mw 42 arch/mips/txx9/generic/mem_tx4927.c unsigned int sdccr_mw; sdccr_mw 55 arch/mips/txx9/generic/mem_tx4927.c sdccr_mw = ((val & (1 << 0)) >> 0); sdccr_mw 61 arch/mips/txx9/generic/mem_tx4927.c mw = 8 >> sdccr_mw;