pemx_cfg_wr 209 arch/mips/pci/pcie-octeon.c union cvmx_pemx_cfg_wr pemx_cfg_wr; pemx_cfg_wr 210 arch/mips/pci/pcie-octeon.c pemx_cfg_wr.u64 = 0; pemx_cfg_wr 211 arch/mips/pci/pcie-octeon.c pemx_cfg_wr.s.addr = cfg_offset; pemx_cfg_wr 212 arch/mips/pci/pcie-octeon.c pemx_cfg_wr.s.data = val; pemx_cfg_wr 213 arch/mips/pci/pcie-octeon.c cvmx_write_csr(CVMX_PEMX_CFG_WR(pcie_port), pemx_cfg_wr.u64);