pemx_bar_ctl     1152 arch/mips/pci/pcie-octeon.c 	union cvmx_pemx_bar_ctl pemx_bar_ctl;
pemx_bar_ctl     1392 arch/mips/pci/pcie-octeon.c 	pemx_bar_ctl.u64 = cvmx_read_csr(CVMX_PEMX_BAR_CTL(pcie_port));
pemx_bar_ctl     1393 arch/mips/pci/pcie-octeon.c 	pemx_bar_ctl.s.bar1_siz = 3;  /* 256MB BAR1*/
pemx_bar_ctl     1394 arch/mips/pci/pcie-octeon.c 	pemx_bar_ctl.s.bar2_enb = 1;
pemx_bar_ctl     1395 arch/mips/pci/pcie-octeon.c 	pemx_bar_ctl.s.bar2_esx = 1;
pemx_bar_ctl     1396 arch/mips/pci/pcie-octeon.c 	pemx_bar_ctl.s.bar2_cax = 0;
pemx_bar_ctl     1397 arch/mips/pci/pcie-octeon.c 	cvmx_write_csr(CVMX_PEMX_BAR_CTL(pcie_port), pemx_bar_ctl.u64);