pebs_data_cfg     946 arch/x86/events/intel/ds.c 	u64 pebs_data_cfg = cpuc->pebs_data_cfg;
pebs_data_cfg     949 arch/x86/events/intel/ds.c 	if (pebs_data_cfg & PEBS_DATACFG_MEMINFO)
pebs_data_cfg     951 arch/x86/events/intel/ds.c 	if (pebs_data_cfg & PEBS_DATACFG_GP)
pebs_data_cfg     953 arch/x86/events/intel/ds.c 	if (pebs_data_cfg & PEBS_DATACFG_XMMS)
pebs_data_cfg     955 arch/x86/events/intel/ds.c 	if (pebs_data_cfg & PEBS_DATACFG_LBRS)
pebs_data_cfg     969 arch/x86/events/intel/ds.c 	u64 pebs_data_cfg = 0;
pebs_data_cfg     974 arch/x86/events/intel/ds.c 		return pebs_data_cfg;
pebs_data_cfg     977 arch/x86/events/intel/ds.c 		pebs_data_cfg |= PEBS_DATACFG_MEMINFO;
pebs_data_cfg     993 arch/x86/events/intel/ds.c 		pebs_data_cfg |= PEBS_DATACFG_GP;
pebs_data_cfg     997 arch/x86/events/intel/ds.c 		pebs_data_cfg |= PEBS_DATACFG_XMMS;
pebs_data_cfg    1004 arch/x86/events/intel/ds.c 		pebs_data_cfg |= PEBS_DATACFG_LBRS |
pebs_data_cfg    1008 arch/x86/events/intel/ds.c 	return pebs_data_cfg;
pebs_data_cfg    1037 arch/x86/events/intel/ds.c 		u64 pebs_data_cfg;
pebs_data_cfg    1041 arch/x86/events/intel/ds.c 			cpuc->pebs_data_cfg = 0;
pebs_data_cfg    1045 arch/x86/events/intel/ds.c 		pebs_data_cfg = pebs_update_adaptive_cfg(event);
pebs_data_cfg    1048 arch/x86/events/intel/ds.c 		if (pebs_data_cfg & ~cpuc->pebs_data_cfg) {
pebs_data_cfg    1049 arch/x86/events/intel/ds.c 			cpuc->pebs_data_cfg |= pebs_data_cfg;
pebs_data_cfg    1119 arch/x86/events/intel/ds.c 		if (cpuc->pebs_data_cfg != cpuc->active_pebs_data_cfg) {
pebs_data_cfg    1120 arch/x86/events/intel/ds.c 			wrmsrl(MSR_PEBS_DATA_CFG, cpuc->pebs_data_cfg);
pebs_data_cfg    1121 arch/x86/events/intel/ds.c 			cpuc->active_pebs_data_cfg = cpuc->pebs_data_cfg;
pebs_data_cfg     225 arch/x86/events/perf_event.h 	u64			pebs_data_cfg;