pcie_table         67 drivers/gpu/drm/amd/powerplay/arcturus_ppt.h         struct arcturus_pcie_table        pcie_table;
pcie_table        498 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 	phm_ppt_v1_pcie_table *pcie_table;
pcie_table        513 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 		pcie_table = kzalloc(table_size, GFP_KERNEL);
pcie_table        515 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 		if (pcie_table == NULL)
pcie_table        528 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 		pcie_table->count = pcie_count;
pcie_table        532 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 						entries, pcie_table, i);
pcie_table        540 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 		*pp_tonga_pcie_table = pcie_table;
pcie_table        552 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 		pcie_table = kzalloc(table_size, GFP_KERNEL);
pcie_table        554 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 		if (pcie_table == NULL)
pcie_table        567 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 		pcie_table->count = pcie_count;
pcie_table        572 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 						entries, pcie_table, i);
pcie_table        581 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 		*pp_tonga_pcie_table = pcie_table;
pcie_table        787 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 	const PPTable_Generic_SubTable_Header *pcie_table =
pcie_table        797 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 	pp_table_information->pcie_table = NULL;
pcie_table        818 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 		&pp_table_information->pcie_table, pcie_table);
pcie_table       1144 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 	kfree(pp_table_information->pcie_table);
pcie_table       1145 drivers/gpu/drm/amd/powerplay/hwmgr/process_pptables_v1_0.c 	pp_table_information->pcie_table = NULL;
pcie_table        532 drivers/gpu/drm/amd/powerplay/hwmgr/smu7_hwmgr.c 	struct phm_ppt_v1_pcie_table *pcie_table = NULL;
pcie_table        542 drivers/gpu/drm/amd/powerplay/hwmgr/smu7_hwmgr.c 		pcie_table = table_info->pcie_table;
pcie_table        558 drivers/gpu/drm/amd/powerplay/hwmgr/smu7_hwmgr.c 	if (pcie_table != NULL) {
pcie_table        563 drivers/gpu/drm/amd/powerplay/hwmgr/smu7_hwmgr.c 		max_entry = (tmp < pcie_table->count) ? tmp : pcie_table->count;
pcie_table        567 drivers/gpu/drm/amd/powerplay/hwmgr/smu7_hwmgr.c 							pcie_table->entries[i].gen_speed),
pcie_table        569 drivers/gpu/drm/amd/powerplay/hwmgr/smu7_hwmgr.c 							pcie_table->entries[i].lane_width));
pcie_table       4447 drivers/gpu/drm/amd/powerplay/hwmgr/smu7_hwmgr.c 	struct smu7_single_dpm_table *pcie_table = &(data->dpm_table.pcie_speed_table);
pcie_table       4489 drivers/gpu/drm/amd/powerplay/hwmgr/smu7_hwmgr.c 		for (i = 0; i < pcie_table->count; i++) {
pcie_table       4490 drivers/gpu/drm/amd/powerplay/hwmgr/smu7_hwmgr.c 			if (pcie_speed != pcie_table->dpm_levels[i].value)
pcie_table       4496 drivers/gpu/drm/amd/powerplay/hwmgr/smu7_hwmgr.c 		for (i = 0; i < pcie_table->count; i++)
pcie_table       4498 drivers/gpu/drm/amd/powerplay/hwmgr/smu7_hwmgr.c 					(pcie_table->dpm_levels[i].value == 0) ? "2.5GT/s, x8" :
pcie_table       4499 drivers/gpu/drm/amd/powerplay/hwmgr/smu7_hwmgr.c 					(pcie_table->dpm_levels[i].value == 1) ? "5.0GT/s, x16" :
pcie_table       4500 drivers/gpu/drm/amd/powerplay/hwmgr/smu7_hwmgr.c 					(pcie_table->dpm_levels[i].value == 2) ? "8.0GT/s, x16" : "",
pcie_table       1244 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 	struct vega10_pcie_table *pcie_table = &(data->dpm_table.pcie_table);
pcie_table       1248 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 			table_info->pcie_table;
pcie_table       1257 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 			pcie_table->pcie_gen[i] =
pcie_table       1260 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 			pcie_table->pcie_gen[i] =
pcie_table       1264 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 			pcie_table->pcie_lane[i] = (uint8_t)encode_pcie_lane_width(
pcie_table       1267 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 			pcie_table->pcie_lane[i] = (uint8_t)encode_pcie_lane_width(
pcie_table       1270 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 			pcie_table->lclk[i] =
pcie_table       1273 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 			pcie_table->lclk[i] =
pcie_table       1277 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 	pcie_table->count = NUM_LINK_LEVELS;
pcie_table       1508 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 	struct vega10_pcie_table *pcie_table =
pcie_table       1509 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 			&(data->dpm_table.pcie_table);
pcie_table       1512 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 	for (i = 0; i < pcie_table->count; i++) {
pcie_table       1513 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 		pp_table->PcieGenSpeed[i] = pcie_table->pcie_gen[i];
pcie_table       1514 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 		pp_table->PcieLaneCount[i] = pcie_table->pcie_lane[i];
pcie_table       1517 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 				pcie_table->lclk[i], &(pp_table->LclkDid[i]));
pcie_table       1526 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 		pp_table->PcieGenSpeed[i] = pcie_table->pcie_gen[j];
pcie_table       1527 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 		pp_table->PcieLaneCount[i] = pcie_table->pcie_lane[j];
pcie_table       1530 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 				pcie_table->lclk[j], &(pp_table->LclkDid[i]));
pcie_table       4475 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 	struct vega10_pcie_table *pcie_table = &(data->dpm_table.pcie_table);
pcie_table       4535 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 		for (i = 0; i < pcie_table->count; i++)
pcie_table       4537 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 					(pcie_table->pcie_gen[i] == 0) ? "2.5GT/s, x1" :
pcie_table       4538 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 					(pcie_table->pcie_gen[i] == 1) ? "5.0GT/s, x16" :
pcie_table       4539 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.c 					(pcie_table->pcie_gen[i] == 2) ? "8.0GT/s, x16" : "",
pcie_table        157 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_hwmgr.h 	struct vega10_pcie_table        pcie_table;
pcie_table        811 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_processpptables.c 	struct phm_ppt_v1_pcie_table *pcie_table;
pcie_table        825 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_processpptables.c 	pcie_table = kzalloc(table_size, GFP_KERNEL);
pcie_table        827 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_processpptables.c 	if (!pcie_table)
pcie_table        838 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_processpptables.c 	pcie_table->count = pcie_count;
pcie_table        841 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_processpptables.c 		pcie_table->entries[i].gen_speed =
pcie_table        843 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_processpptables.c 		pcie_table->entries[i].lane_width =
pcie_table        845 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_processpptables.c 		pcie_table->entries[i].pcie_sclk =
pcie_table        849 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_processpptables.c 	*vega10_pcie_table = pcie_table;
pcie_table        938 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_processpptables.c 	const Vega10_PPTable_Generic_SubTable_Header *pcie_table =
pcie_table       1015 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_processpptables.c 				&pp_table_info->pcie_table,
pcie_table       1016 drivers/gpu/drm/amd/powerplay/hwmgr/vega10_processpptables.c 				pcie_table);
pcie_table        136 drivers/gpu/drm/amd/powerplay/hwmgr/vega12_hwmgr.h 	struct vega12_pcie_table        pcie_table;
pcie_table        189 drivers/gpu/drm/amd/powerplay/hwmgr/vega20_hwmgr.h 	struct vega20_pcie_table        pcie_table;
pcie_table        541 drivers/gpu/drm/amd/powerplay/inc/hwmgr.h 	struct phm_ppt_v1_pcie_table *pcie_table;
pcie_table        580 drivers/gpu/drm/amd/powerplay/inc/hwmgr.h 	struct phm_ppt_v1_pcie_table *pcie_table;
pcie_table       1011 drivers/gpu/drm/amd/powerplay/smumgr/fiji_smumgr.c 	struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table;
pcie_table       1050 drivers/gpu/drm/amd/powerplay/smumgr/fiji_smumgr.c 	if (pcie_table != NULL) {
pcie_table        984 drivers/gpu/drm/amd/powerplay/smumgr/polaris10_smumgr.c 	struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table;
pcie_table       1024 drivers/gpu/drm/amd/powerplay/smumgr/polaris10_smumgr.c 	if (pcie_table != NULL) {
pcie_table       2246 drivers/gpu/drm/amd/powerplay/smumgr/polaris10_smumgr.c 	struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table;
pcie_table       2249 drivers/gpu/drm/amd/powerplay/smumgr/polaris10_smumgr.c 	max_entry = (SMU74_MAX_LEVELS_LINK < pcie_table->count) ?
pcie_table       2251 drivers/gpu/drm/amd/powerplay/smumgr/polaris10_smumgr.c 						pcie_table->count;
pcie_table       2254 drivers/gpu/drm/amd/powerplay/smumgr/polaris10_smumgr.c 		smu_data->bif_sclk_table[i] = pcie_table->entries[i].pcie_sclk;
pcie_table        692 drivers/gpu/drm/amd/powerplay/smumgr/tonga_smumgr.c 	struct phm_ppt_v1_pcie_table *pcie_table = pptable_info->pcie_table;
pcie_table        735 drivers/gpu/drm/amd/powerplay/smumgr/tonga_smumgr.c 	if (pcie_table != NULL) {
pcie_table        400 drivers/gpu/drm/amd/powerplay/smumgr/vegam_smumgr.c 	struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table;
pcie_table        403 drivers/gpu/drm/amd/powerplay/smumgr/vegam_smumgr.c 	max_entry = (SMU75_MAX_LEVELS_LINK < pcie_table->count) ?
pcie_table        405 drivers/gpu/drm/amd/powerplay/smumgr/vegam_smumgr.c 						pcie_table->count;
pcie_table        408 drivers/gpu/drm/amd/powerplay/smumgr/vegam_smumgr.c 		smu_data->bif_sclk_table[i] = pcie_table->entries[i].pcie_sclk;
pcie_table        868 drivers/gpu/drm/amd/powerplay/smumgr/vegam_smumgr.c 	struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table;
pcie_table        914 drivers/gpu/drm/amd/powerplay/smumgr/vegam_smumgr.c 	if (pcie_table != NULL) {
pcie_table        121 drivers/gpu/drm/amd/powerplay/vega20_ppt.h         struct vega20_pcie_table        pcie_table;
pcie_table       3723 drivers/gpu/drm/radeon/ci_dpm.c 	struct ci_single_dpm_table *pcie_table = &pi->dpm_table.pcie_speed_table;
pcie_table       3726 drivers/gpu/drm/radeon/ci_dpm.c 	for (i = 0; i < pcie_table->count; i++) {
pcie_table       3727 drivers/gpu/drm/radeon/ci_dpm.c 		if ((pcie_table->dpm_levels[i].value < speed_low) ||
pcie_table       3728 drivers/gpu/drm/radeon/ci_dpm.c 		    (pcie_table->dpm_levels[i].param1 < lanes_low) ||
pcie_table       3729 drivers/gpu/drm/radeon/ci_dpm.c 		    (pcie_table->dpm_levels[i].value > speed_high) ||
pcie_table       3730 drivers/gpu/drm/radeon/ci_dpm.c 		    (pcie_table->dpm_levels[i].param1 > lanes_high))
pcie_table       3731 drivers/gpu/drm/radeon/ci_dpm.c 			pcie_table->dpm_levels[i].enabled = false;
pcie_table       3733 drivers/gpu/drm/radeon/ci_dpm.c 			pcie_table->dpm_levels[i].enabled = true;
pcie_table       3736 drivers/gpu/drm/radeon/ci_dpm.c 	for (i = 0; i < pcie_table->count; i++) {
pcie_table       3737 drivers/gpu/drm/radeon/ci_dpm.c 		if (pcie_table->dpm_levels[i].enabled) {
pcie_table       3738 drivers/gpu/drm/radeon/ci_dpm.c 			for (j = i + 1; j < pcie_table->count; j++) {
pcie_table       3739 drivers/gpu/drm/radeon/ci_dpm.c 				if (pcie_table->dpm_levels[j].enabled) {
pcie_table       3740 drivers/gpu/drm/radeon/ci_dpm.c 					if ((pcie_table->dpm_levels[i].value == pcie_table->dpm_levels[j].value) &&
pcie_table       3741 drivers/gpu/drm/radeon/ci_dpm.c 					    (pcie_table->dpm_levels[i].param1 == pcie_table->dpm_levels[j].param1))
pcie_table       3742 drivers/gpu/drm/radeon/ci_dpm.c 						pcie_table->dpm_levels[j].enabled = false;