npei_ctl_port 965 arch/mips/pci/pcie-octeon.c union cvmx_npei_ctl_port1 npei_ctl_port; npei_ctl_port 966 arch/mips/pci/pcie-octeon.c npei_ctl_port.u64 = cvmx_read_csr(CVMX_PEXP_NPEI_CTL_PORT1); npei_ctl_port 967 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.bar2_enb = 1; npei_ctl_port 968 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.bar2_esx = 1; npei_ctl_port 969 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.bar2_cax = 0; npei_ctl_port 970 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.ptlp_ro = 1; npei_ctl_port 971 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.ctlp_ro = 1; npei_ctl_port 972 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.wait_com = 0; npei_ctl_port 973 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.waitl_com = 0; npei_ctl_port 974 arch/mips/pci/pcie-octeon.c cvmx_write_csr(CVMX_PEXP_NPEI_CTL_PORT1, npei_ctl_port.u64); npei_ctl_port 976 arch/mips/pci/pcie-octeon.c union cvmx_npei_ctl_port0 npei_ctl_port; npei_ctl_port 977 arch/mips/pci/pcie-octeon.c npei_ctl_port.u64 = cvmx_read_csr(CVMX_PEXP_NPEI_CTL_PORT0); npei_ctl_port 978 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.bar2_enb = 1; npei_ctl_port 979 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.bar2_esx = 1; npei_ctl_port 980 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.bar2_cax = 0; npei_ctl_port 981 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.ptlp_ro = 1; npei_ctl_port 982 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.ctlp_ro = 1; npei_ctl_port 983 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.wait_com = 0; npei_ctl_port 984 arch/mips/pci/pcie-octeon.c npei_ctl_port.s.waitl_com = 0; npei_ctl_port 985 arch/mips/pci/pcie-octeon.c cvmx_write_csr(CVMX_PEXP_NPEI_CTL_PORT0, npei_ctl_port.u64);