msg_regs          182 arch/powerpc/sysdev/fsl_rmu.c 	struct rio_msg_regs __iomem *msg_regs;
msg_regs          211 arch/powerpc/sysdev/fsl_rmu.c 	osr = in_be32(&rmu->msg_regs->osr);
msg_regs          215 arch/powerpc/sysdev/fsl_rmu.c 		out_be32(&rmu->msg_regs->osr, RIO_MSG_OSR_TE);
msg_regs          221 arch/powerpc/sysdev/fsl_rmu.c 		out_be32(&rmu->msg_regs->osr, RIO_MSG_OSR_QOI);
msg_regs          226 arch/powerpc/sysdev/fsl_rmu.c 		u32 dqp = in_be32(&rmu->msg_regs->odqdpar);
msg_regs          234 arch/powerpc/sysdev/fsl_rmu.c 		out_be32(&rmu->msg_regs->osr, RIO_MSG_OSR_EOMI);
msg_regs          256 arch/powerpc/sysdev/fsl_rmu.c 	isr = in_be32(&rmu->msg_regs->isr);
msg_regs          260 arch/powerpc/sysdev/fsl_rmu.c 		out_be32((void *)&rmu->msg_regs->isr, RIO_MSG_ISR_TE);
msg_regs          277 arch/powerpc/sysdev/fsl_rmu.c 		out_be32(&rmu->msg_regs->isr, RIO_MSG_ISR_DIQI);
msg_regs          697 arch/powerpc/sysdev/fsl_rmu.c 	omr = in_be32(&rmu->msg_regs->omr);
msg_regs          698 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->omr, omr | RIO_MSG_OMR_MUI);
msg_regs          766 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->odqdpar, rmu->msg_tx_ring.phys);
msg_regs          767 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->odqepar, rmu->msg_tx_ring.phys);
msg_regs          770 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->osar, 0x00000004);
msg_regs          773 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->osr, 0x000000b3);
msg_regs          788 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->omr, 0x00100220);
msg_regs          791 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->omr,
msg_regs          792 arch/powerpc/sysdev/fsl_rmu.c 		 in_be32(&rmu->msg_regs->omr) |
msg_regs          796 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->omr, in_be32(&rmu->msg_regs->omr) | 0x1);
msg_regs          829 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->omr, 0);
msg_regs          881 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->ifqdpar, (u32) rmu->msg_rx_ring.phys);
msg_regs          882 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->ifqepar, (u32) rmu->msg_rx_ring.phys);
msg_regs          885 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->isr, 0x00000091);
msg_regs          904 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->imr, 0x001b0060);
msg_regs          907 arch/powerpc/sysdev/fsl_rmu.c 	setbits32(&rmu->msg_regs->imr, (get_bitmask_order(entries) - 2) << 12);
msg_regs          910 arch/powerpc/sysdev/fsl_rmu.c 	setbits32(&rmu->msg_regs->imr, 0x1);
msg_regs          930 arch/powerpc/sysdev/fsl_rmu.c 	out_be32(&rmu->msg_regs->imr, 0);
msg_regs          989 arch/powerpc/sysdev/fsl_rmu.c 	phys_buf = in_be32(&rmu->msg_regs->ifqdpar);
msg_regs          992 arch/powerpc/sysdev/fsl_rmu.c 	if (phys_buf == in_be32(&rmu->msg_regs->ifqepar))
msg_regs         1013 arch/powerpc/sysdev/fsl_rmu.c 	setbits32(&rmu->msg_regs->imr, RIO_MSG_IMR_MI);
msg_regs         1099 arch/powerpc/sysdev/fsl_rmu.c 	rmu->msg_regs = (struct rio_msg_regs *)