MSC_THR           530 arch/x86/events/intel/uncore_nhmex.c 	MBOX_INC_SEL_EXTAR_REG(0x4, MSC_THR),
MSC_THR           531 arch/x86/events/intel/uncore_nhmex.c 	MBOX_INC_SEL_EXTAR_REG(0x5, MSC_THR),