intStatus         169 arch/mips/emma/markeins/irq.c 	u32 intStatus;
intStatus         173 arch/mips/emma/markeins/irq.c 	intStatus = emma2rh_in32(EMMA2RH_BHIF_INT_ST_0) &
intStatus         177 arch/mips/emma/markeins/irq.c 	if (intStatus & (1UL << EMMA2RH_SW_CASCADE)) {
intStatus         189 arch/mips/emma/markeins/irq.c 	intStatus &= ~(1UL << EMMA2RH_SW_CASCADE);
intStatus         193 arch/mips/emma/markeins/irq.c 		if (intStatus & bitmask) {
intStatus         199 arch/mips/emma/markeins/irq.c 	intStatus = emma2rh_in32(EMMA2RH_BHIF_INT_ST_1) &
intStatus         203 arch/mips/emma/markeins/irq.c 	if (intStatus & (1UL << (EMMA2RH_GPIO_CASCADE % 32))) {
intStatus         215 arch/mips/emma/markeins/irq.c 	intStatus &= ~(1UL << (EMMA2RH_GPIO_CASCADE % 32));
intStatus         219 arch/mips/emma/markeins/irq.c 		if (intStatus & bitmask) {
intStatus         225 arch/mips/emma/markeins/irq.c 	intStatus = emma2rh_in32(EMMA2RH_BHIF_INT_ST_2) &
intStatus         229 arch/mips/emma/markeins/irq.c 		if (intStatus & bitmask) {