guc_wopcm_base    103 drivers/gpu/drm/i915/intel_wopcm.c 					u32 guc_wopcm_base, u32 guc_wopcm_size)
guc_wopcm_base    112 drivers/gpu/drm/i915/intel_wopcm.c 	offset = guc_wopcm_base + GEN9_GUC_WOPCM_OFFSET;
guc_wopcm_base    145 drivers/gpu/drm/i915/intel_wopcm.c 					 u32 guc_wopcm_base, u32 guc_wopcm_size,
guc_wopcm_base    148 drivers/gpu/drm/i915/intel_wopcm.c 	if (IS_GEN(i915, 9) && !gen9_check_dword_gap(i915, guc_wopcm_base,
guc_wopcm_base    161 drivers/gpu/drm/i915/intel_wopcm.c 				  u32 guc_wopcm_base, u32 guc_wopcm_size,
guc_wopcm_base    168 drivers/gpu/drm/i915/intel_wopcm.c 	if (unlikely(range_overflows(guc_wopcm_base, guc_wopcm_size, size))) {
guc_wopcm_base    171 drivers/gpu/drm/i915/intel_wopcm.c 			guc_wopcm_base / SZ_1K, guc_wopcm_size / SZ_1K,
guc_wopcm_base    185 drivers/gpu/drm/i915/intel_wopcm.c 	if (unlikely(guc_wopcm_base < size)) {
guc_wopcm_base    188 drivers/gpu/drm/i915/intel_wopcm.c 			guc_wopcm_base / SZ_1K, size / SZ_1K);
guc_wopcm_base    192 drivers/gpu/drm/i915/intel_wopcm.c 	return check_hw_restrictions(i915, guc_wopcm_base, guc_wopcm_size,
guc_wopcm_base    197 drivers/gpu/drm/i915/intel_wopcm.c 				u32 *guc_wopcm_base, u32 *guc_wopcm_size)
guc_wopcm_base    206 drivers/gpu/drm/i915/intel_wopcm.c 	*guc_wopcm_base = reg_base & GUC_WOPCM_OFFSET_MASK;
guc_wopcm_base    228 drivers/gpu/drm/i915/intel_wopcm.c 	u32 guc_wopcm_base;
guc_wopcm_base    244 drivers/gpu/drm/i915/intel_wopcm.c 	if (__wopcm_regs_locked(gt->uncore, &guc_wopcm_base, &guc_wopcm_size)) {
guc_wopcm_base    247 drivers/gpu/drm/i915/intel_wopcm.c 				     guc_wopcm_base / SZ_1K,
guc_wopcm_base    256 drivers/gpu/drm/i915/intel_wopcm.c 	guc_wopcm_base = huc_fw_size + WOPCM_RESERVED_SIZE;
guc_wopcm_base    257 drivers/gpu/drm/i915/intel_wopcm.c 	guc_wopcm_base = ALIGN(guc_wopcm_base, GUC_WOPCM_OFFSET_ALIGNMENT);
guc_wopcm_base    263 drivers/gpu/drm/i915/intel_wopcm.c 	guc_wopcm_base = min(guc_wopcm_base, wopcm->size - ctx_rsvd);
guc_wopcm_base    266 drivers/gpu/drm/i915/intel_wopcm.c 	guc_wopcm_size = wopcm->size - ctx_rsvd - guc_wopcm_base;
guc_wopcm_base    270 drivers/gpu/drm/i915/intel_wopcm.c 			     guc_wopcm_base / SZ_1K, guc_wopcm_size / SZ_1K);
guc_wopcm_base    273 drivers/gpu/drm/i915/intel_wopcm.c 	if (__check_layout(i915, wopcm->size, guc_wopcm_base, guc_wopcm_size,
guc_wopcm_base    275 drivers/gpu/drm/i915/intel_wopcm.c 		wopcm->guc.base = guc_wopcm_base;