escr_msr           24 arch/x86/events/intel/p4.c 	unsigned int escr_msr[2];		/* ESCR MSR for this event */
escr_msr           74 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_TC_ESCR0, MSR_P4_TC_ESCR1 },
escr_msr           88 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_BPU_ESCR0, MSR_P4_BPU_ESCR1 },
escr_msr           95 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_ITLB_ESCR0, MSR_P4_ITLB_ESCR1 },
escr_msr          104 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_DAC_ESCR0, MSR_P4_DAC_ESCR1 },
escr_msr          112 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_SAAT_ESCR0 , MSR_P4_SAAT_ESCR1 },
escr_msr          120 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_SAAT_ESCR0, MSR_P4_SAAT_ESCR1 },
escr_msr          127 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_SAAT_ESCR0 ,  MSR_P4_SAAT_ESCR1 },
escr_msr          134 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_MOB_ESCR0, MSR_P4_MOB_ESCR1 },
escr_msr          144 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_PMH_ESCR0, MSR_P4_PMH_ESCR1 },
escr_msr          153 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_BSU_ESCR0, MSR_P4_BSU_ESCR1 },
escr_msr          168 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
escr_msr          185 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FSB_ESCR1,  MSR_P4_FSB_ESCR1 },
escr_msr          202 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
escr_msr          215 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_BSU_ESCR0, MSR_P4_BSU_ESCR0 },
escr_msr          234 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_BSU_ESCR1 , MSR_P4_BSU_ESCR1 },
escr_msr          253 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
escr_msr          261 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
escr_msr          269 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
escr_msr          277 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
escr_msr          285 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
escr_msr          293 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
escr_msr          301 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
escr_msr          309 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
escr_msr          317 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_TC_ESCR0, MSR_P4_TC_ESCR1 },
escr_msr          324 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
escr_msr          331 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_MS_ESCR0, MSR_P4_MS_ESCR1 },
escr_msr          338 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_MS_ESCR0, MSR_P4_MS_ESCR1 },
escr_msr          347 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_TBPU_ESCR0 , MSR_P4_TBPU_ESCR0 },
escr_msr          357 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_TBPU_ESCR0 , MSR_P4_TBPU_ESCR1 },
escr_msr          367 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_ALF_ESCR0, MSR_P4_ALF_ESCR1 },
escr_msr          374 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_DAC_ESCR0, MSR_P4_DAC_ESCR1 },
escr_msr          383 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
escr_msr          389 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
escr_msr          395 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
escr_msr          401 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
escr_msr          407 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_CRU_ESCR2, MSR_P4_CRU_ESCR3 },
escr_msr          415 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_CRU_ESCR2, MSR_P4_CRU_ESCR3 },
escr_msr          429 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_CRU_ESCR2, MSR_P4_CRU_ESCR3 },
escr_msr          437 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_CRU_ESCR0, MSR_P4_CRU_ESCR1 },
escr_msr          447 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_CRU_ESCR0, MSR_P4_CRU_ESCR1 },
escr_msr          455 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_RAT_ESCR0, MSR_P4_RAT_ESCR1 },
escr_msr          463 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_CRU_ESCR2, MSR_P4_CRU_ESCR3 },
escr_msr          473 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_CRU_ESCR0, MSR_P4_CRU_ESCR1 },
escr_msr          480 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_CRU_ESCR2, MSR_P4_CRU_ESCR3 },
escr_msr          491 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_CRU_ESCR2, MSR_P4_CRU_ESCR3 },
escr_msr          500 arch/x86/events/intel/p4.c 		.escr_msr	= { MSR_P4_CRU_ESCR0, MSR_P4_CRU_ESCR1 },
escr_msr          959 arch/x86/events/intel/p4.c 	escr_addr = bind->escr_msr[thread];
escr_msr         1237 arch/x86/events/intel/p4.c 		escr_idx = p4_get_escr_idx(bind->escr_msr[thread]);