emc_cfg           449 drivers/memory/tegra/tegra124-emc.c 	u32 emc_cfg;
emc_cfg           667 drivers/memory/tegra/tegra124-emc.c 	val = timing->emc_cfg & ~EMC_CFG_POWER_FEATURES_MASK;
emc_cfg           804 drivers/memory/tegra/tegra124-emc.c 	if (timing->emc_cfg & EMC_CFG_PWR_MASK)
emc_cfg           805 drivers/memory/tegra/tegra124-emc.c 		writel(timing->emc_cfg, emc->regs + EMC_CFG);
emc_cfg           851 drivers/memory/tegra/tegra124-emc.c 	timing->emc_cfg = readl(emc->regs + EMC_CFG);
emc_cfg           914 drivers/memory/tegra/tegra124-emc.c 	EMC_READ_PROP(emc_cfg, "nvidia,emc-cfg")
emc_cfg           401 drivers/memory/tegra/tegra20-emc.c 	u32 emc_cfg;
emc_cfg           403 drivers/memory/tegra/tegra20-emc.c 	emc_cfg = readl_relaxed(emc->regs + EMC_CFG_2);
emc_cfg           409 drivers/memory/tegra/tegra20-emc.c 	if (!(emc_cfg & EMC_CLKCHANGE_PD_ENABLE) &&
emc_cfg           410 drivers/memory/tegra/tegra20-emc.c 	    !(emc_cfg & EMC_CLKCHANGE_SR_ENABLE)) {
emc_cfg           417 drivers/memory/tegra/tegra20-emc.c 	emc_cfg |= EMC_CLKCHANGE_REQ_ENABLE;
emc_cfg           418 drivers/memory/tegra/tegra20-emc.c 	writel_relaxed(emc_cfg, emc->regs + EMC_CFG_2);