drm_mode         3460 drivers/gpu/drm/amd/display/amdgpu_dm/amdgpu_dm.c decide_crtc_timing_for_drm_display_mode(struct drm_display_mode *drm_mode,
drm_mode         3465 drivers/gpu/drm/amd/display/amdgpu_dm/amdgpu_dm.c 		copy_crtc_timing_for_drm_display_mode(native_mode, drm_mode);
drm_mode         3466 drivers/gpu/drm/amd/display/amdgpu_dm/amdgpu_dm.c 	} else if (native_mode->clock == drm_mode->clock &&
drm_mode         3467 drivers/gpu/drm/amd/display/amdgpu_dm/amdgpu_dm.c 			native_mode->htotal == drm_mode->htotal &&
drm_mode         3468 drivers/gpu/drm/amd/display/amdgpu_dm/amdgpu_dm.c 			native_mode->vtotal == drm_mode->vtotal) {
drm_mode         3469 drivers/gpu/drm/amd/display/amdgpu_dm/amdgpu_dm.c 		copy_crtc_timing_for_drm_display_mode(native_mode, drm_mode);
drm_mode         3546 drivers/gpu/drm/amd/display/amdgpu_dm/amdgpu_dm.c 		       const struct drm_display_mode *drm_mode,
drm_mode         3555 drivers/gpu/drm/amd/display/amdgpu_dm/amdgpu_dm.c 	struct drm_display_mode mode = *drm_mode;
drm_mode          155 drivers/gpu/drm/drm_modes.c 	struct drm_display_mode *drm_mode;
drm_mode          167 drivers/gpu/drm/drm_modes.c 	drm_mode = drm_mode_create(dev);
drm_mode          168 drivers/gpu/drm/drm_modes.c 	if (!drm_mode)
drm_mode          191 drivers/gpu/drm/drm_modes.c 	drm_mode->hdisplay = hdisplay_rnd + 2 * hmargin;
drm_mode          204 drivers/gpu/drm/drm_modes.c 	drm_mode->vdisplay = vdisplay + 2 * vmargin;
drm_mode          253 drivers/gpu/drm/drm_modes.c 		drm_mode->vtotal = vdisplay_rnd + 2 * vmargin +
drm_mode          273 drivers/gpu/drm/drm_modes.c 		hblank = drm_mode->hdisplay * hblank_percentage /
drm_mode          277 drivers/gpu/drm/drm_modes.c 		drm_mode->htotal = drm_mode->hdisplay + hblank;
drm_mode          278 drivers/gpu/drm/drm_modes.c 		drm_mode->hsync_end = drm_mode->hdisplay + hblank / 2;
drm_mode          279 drivers/gpu/drm/drm_modes.c 		drm_mode->hsync_start = drm_mode->hsync_end -
drm_mode          280 drivers/gpu/drm/drm_modes.c 			(drm_mode->htotal * CVT_HSYNC_PERCENTAGE) / 100;
drm_mode          281 drivers/gpu/drm/drm_modes.c 		drm_mode->hsync_start += CVT_H_GRANULARITY -
drm_mode          282 drivers/gpu/drm/drm_modes.c 			drm_mode->hsync_start % CVT_H_GRANULARITY;
drm_mode          284 drivers/gpu/drm/drm_modes.c 		drm_mode->vsync_start = drm_mode->vdisplay + CVT_MIN_V_PORCH;
drm_mode          285 drivers/gpu/drm/drm_modes.c 		drm_mode->vsync_end = drm_mode->vsync_start + vsync;
drm_mode          309 drivers/gpu/drm/drm_modes.c 		drm_mode->vtotal = vdisplay_rnd + 2 * vmargin + vbilines;
drm_mode          311 drivers/gpu/drm/drm_modes.c 		drm_mode->htotal = drm_mode->hdisplay + CVT_RB_H_BLANK;
drm_mode          313 drivers/gpu/drm/drm_modes.c 		drm_mode->hsync_end = drm_mode->hdisplay + CVT_RB_H_BLANK / 2;
drm_mode          314 drivers/gpu/drm/drm_modes.c 		drm_mode->hsync_start = drm_mode->hsync_end - CVT_RB_H_SYNC;
drm_mode          316 drivers/gpu/drm/drm_modes.c 		drm_mode->vsync_start = drm_mode->vdisplay + CVT_RB_VFPORCH;
drm_mode          317 drivers/gpu/drm/drm_modes.c 		drm_mode->vsync_end = drm_mode->vsync_start + vsync;
drm_mode          320 drivers/gpu/drm/drm_modes.c 	tmp = drm_mode->htotal; /* perform intermediate calcs in u64 */
drm_mode          323 drivers/gpu/drm/drm_modes.c 	tmp -= drm_mode->clock % CVT_CLOCK_STEP;
drm_mode          324 drivers/gpu/drm/drm_modes.c 	drm_mode->clock = tmp;
drm_mode          328 drivers/gpu/drm/drm_modes.c 		drm_mode->vtotal *= 2;
drm_mode          329 drivers/gpu/drm/drm_modes.c 		drm_mode->flags |= DRM_MODE_FLAG_INTERLACE;
drm_mode          332 drivers/gpu/drm/drm_modes.c 	drm_mode_set_name(drm_mode);
drm_mode          334 drivers/gpu/drm/drm_modes.c 		drm_mode->flags |= (DRM_MODE_FLAG_PHSYNC |
drm_mode          337 drivers/gpu/drm/drm_modes.c 		drm_mode->flags |= (DRM_MODE_FLAG_PVSYNC |
drm_mode          340 drivers/gpu/drm/drm_modes.c 	return drm_mode;
drm_mode          384 drivers/gpu/drm/drm_modes.c 	struct drm_display_mode *drm_mode;
drm_mode          401 drivers/gpu/drm/drm_modes.c 	drm_mode = drm_mode_create(dev);
drm_mode          402 drivers/gpu/drm/drm_modes.c 	if (!drm_mode)
drm_mode          509 drivers/gpu/drm/drm_modes.c 	drm_mode->hdisplay = hdisplay_rnd;
drm_mode          510 drivers/gpu/drm/drm_modes.c 	drm_mode->hsync_start = hdisplay_rnd + hfront_porch;
drm_mode          511 drivers/gpu/drm/drm_modes.c 	drm_mode->hsync_end = drm_mode->hsync_start + hsync;
drm_mode          512 drivers/gpu/drm/drm_modes.c 	drm_mode->htotal = total_pixels;
drm_mode          513 drivers/gpu/drm/drm_modes.c 	drm_mode->vdisplay = vdisplay_rnd;
drm_mode          514 drivers/gpu/drm/drm_modes.c 	drm_mode->vsync_start = vdisplay_rnd + vodd_front_porch_lines;
drm_mode          515 drivers/gpu/drm/drm_modes.c 	drm_mode->vsync_end = drm_mode->vsync_start + V_SYNC_RQD;
drm_mode          516 drivers/gpu/drm/drm_modes.c 	drm_mode->vtotal = vtotal_lines;
drm_mode          518 drivers/gpu/drm/drm_modes.c 	drm_mode->clock = pixel_freq;
drm_mode          521 drivers/gpu/drm/drm_modes.c 		drm_mode->vtotal *= 2;
drm_mode          522 drivers/gpu/drm/drm_modes.c 		drm_mode->flags |= DRM_MODE_FLAG_INTERLACE;
drm_mode          525 drivers/gpu/drm/drm_modes.c 	drm_mode_set_name(drm_mode);
drm_mode          527 drivers/gpu/drm/drm_modes.c 		drm_mode->flags = DRM_MODE_FLAG_NHSYNC | DRM_MODE_FLAG_PVSYNC;
drm_mode          529 drivers/gpu/drm/drm_modes.c 		drm_mode->flags = DRM_MODE_FLAG_PHSYNC | DRM_MODE_FLAG_NVSYNC;
drm_mode          531 drivers/gpu/drm/drm_modes.c 	return drm_mode;
drm_mode          114 drivers/gpu/drm/i2c/ch7006_drv.c 				     struct drm_display_mode *drm_mode,
drm_mode          141 drivers/gpu/drm/i2c/ch7006_drv.c 	start_active = (drm_mode->htotal & ~0x7) - (drm_mode->hsync_start & ~0x7);
drm_mode          150 drivers/gpu/drm/i2c/ch7006_drv.c 	if (drm_mode->flags & DRM_MODE_FLAG_PVSYNC)
drm_mode          152 drivers/gpu/drm/i2c/ch7006_drv.c 	if (drm_mode->flags & DRM_MODE_FLAG_PHSYNC)
drm_mode          175 drivers/gpu/drm/i2c/ch7006_mode.c 					     const struct drm_display_mode *drm_mode)
drm_mode          185 drivers/gpu/drm/i2c/ch7006_mode.c 		if (mode->mode.hdisplay != drm_mode->hdisplay ||
drm_mode          186 drivers/gpu/drm/i2c/ch7006_mode.c 		    mode->mode.vdisplay != drm_mode->vdisplay ||
drm_mode          187 drivers/gpu/drm/i2c/ch7006_mode.c 		    mode->mode.vtotal != drm_mode->vtotal ||
drm_mode          188 drivers/gpu/drm/i2c/ch7006_mode.c 		    mode->mode.htotal != drm_mode->htotal ||
drm_mode          189 drivers/gpu/drm/i2c/ch7006_mode.c 		    mode->mode.clock != drm_mode->clock)
drm_mode          114 drivers/gpu/drm/i2c/ch7006_priv.h 					     const struct drm_display_mode *drm_mode);
drm_mode          458 drivers/gpu/drm/nouveau/dispnv04/tvnv17.c 			     struct drm_display_mode *drm_mode,