DST_Y_PER_PTE_ROW_NOM_L  607 drivers/gpu/drm/amd/display/dc/dcn10/dcn10_hubp.c 			DST_Y_PER_PTE_ROW_NOM_L, dlg_attr->dst_y_per_pte_row_nom_l);
DST_Y_PER_PTE_ROW_NOM_L  903 drivers/gpu/drm/amd/display/dc/dcn10/dcn10_hubp.c 			DST_Y_PER_PTE_ROW_NOM_L, &dlg_attr->dst_y_per_pte_row_nom_l);
DST_Y_PER_PTE_ROW_NOM_L  378 drivers/gpu/drm/amd/display/dc/dcn10/dcn10_hubp.h 	HUBP_SF(HUBPREQ0_NOM_PARAMETERS_0, DST_Y_PER_PTE_ROW_NOM_L, mask_sh),\
DST_Y_PER_PTE_ROW_NOM_L  540 drivers/gpu/drm/amd/display/dc/dcn10/dcn10_hubp.h 	type DST_Y_PER_PTE_ROW_NOM_L;\
DST_Y_PER_PTE_ROW_NOM_L  108 drivers/gpu/drm/amd/display/dc/dcn20/dcn20_hubp.c 			DST_Y_PER_PTE_ROW_NOM_L, dlg_attr->dst_y_per_pte_row_nom_l);
DST_Y_PER_PTE_ROW_NOM_L 1101 drivers/gpu/drm/amd/display/dc/dcn20/dcn20_hubp.c 			DST_Y_PER_PTE_ROW_NOM_L, &dlg_attr->dst_y_per_pte_row_nom_l);
DST_Y_PER_PTE_ROW_NOM_L  452 drivers/gpu/drm/amd/display/dc/dml/dcn21/display_mode_vba_21.c 		double                 DST_Y_PER_PTE_ROW_NOM_L[],
DST_Y_PER_PTE_ROW_NOM_L 2538 drivers/gpu/drm/amd/display/dc/dml/dcn21/display_mode_vba_21.c 		locals->DST_Y_PER_PTE_ROW_NOM_L,
DST_Y_PER_PTE_ROW_NOM_L 5840 drivers/gpu/drm/amd/display/dc/dml/dcn21/display_mode_vba_21.c 		double DST_Y_PER_PTE_ROW_NOM_L[],
DST_Y_PER_PTE_ROW_NOM_L 5873 drivers/gpu/drm/amd/display/dc/dml/dcn21/display_mode_vba_21.c 			DST_Y_PER_PTE_ROW_NOM_L[k] = dpte_row_height[k] / VRatio[k];
DST_Y_PER_PTE_ROW_NOM_L 5880 drivers/gpu/drm/amd/display/dc/dml/dcn21/display_mode_vba_21.c 			DST_Y_PER_PTE_ROW_NOM_L[k] = 0;
DST_Y_PER_PTE_ROW_NOM_L 5934 drivers/gpu/drm/amd/display/dc/dml/dcn21/display_mode_vba_21.c 			time_per_pte_group_nom_luma[k] = DST_Y_PER_PTE_ROW_NOM_L[k] * HTotal[k]
DST_Y_PER_PTE_ROW_NOM_L  727 drivers/gpu/drm/amd/display/dc/dml/display_mode_vba.h 	double DST_Y_PER_PTE_ROW_NOM_L[DC__NUM_DPP__MAX];