DST_Y_PER_META_ROW_NOM_L  614 drivers/gpu/drm/amd/display/dc/dcn10/dcn10_hubp.c 		DST_Y_PER_META_ROW_NOM_L, dlg_attr->dst_y_per_meta_row_nom_l);
DST_Y_PER_META_ROW_NOM_L  910 drivers/gpu/drm/amd/display/dc/dcn10/dcn10_hubp.c 		DST_Y_PER_META_ROW_NOM_L, &dlg_attr->dst_y_per_meta_row_nom_l);
DST_Y_PER_META_ROW_NOM_L  346 drivers/gpu/drm/amd/display/dc/dcn10/dcn10_hubp.h 	HUBP_SF(HUBPREQ0_NOM_PARAMETERS_4, DST_Y_PER_META_ROW_NOM_L, mask_sh),\
DST_Y_PER_META_ROW_NOM_L  542 drivers/gpu/drm/amd/display/dc/dcn10/dcn10_hubp.h 	type DST_Y_PER_META_ROW_NOM_L;\
DST_Y_PER_META_ROW_NOM_L  115 drivers/gpu/drm/amd/display/dc/dcn20/dcn20_hubp.c 		DST_Y_PER_META_ROW_NOM_L, dlg_attr->dst_y_per_meta_row_nom_l);
DST_Y_PER_META_ROW_NOM_L 1108 drivers/gpu/drm/amd/display/dc/dcn20/dcn20_hubp.c 		DST_Y_PER_META_ROW_NOM_L, &dlg_attr->dst_y_per_meta_row_nom_l);
DST_Y_PER_META_ROW_NOM_L  454 drivers/gpu/drm/amd/display/dc/dml/dcn21/display_mode_vba_21.c 		double                 DST_Y_PER_META_ROW_NOM_L[],
DST_Y_PER_META_ROW_NOM_L 2540 drivers/gpu/drm/amd/display/dc/dml/dcn21/display_mode_vba_21.c 		locals->DST_Y_PER_META_ROW_NOM_L,
DST_Y_PER_META_ROW_NOM_L 5842 drivers/gpu/drm/amd/display/dc/dml/dcn21/display_mode_vba_21.c 		double DST_Y_PER_META_ROW_NOM_L[],
DST_Y_PER_META_ROW_NOM_L 5884 drivers/gpu/drm/amd/display/dc/dml/dcn21/display_mode_vba_21.c 			DST_Y_PER_META_ROW_NOM_L[k] = meta_row_height[k] / VRatio[k];
DST_Y_PER_META_ROW_NOM_L 5886 drivers/gpu/drm/amd/display/dc/dml/dcn21/display_mode_vba_21.c 			DST_Y_PER_META_ROW_NOM_L[k] = 0;
DST_Y_PER_META_ROW_NOM_L  729 drivers/gpu/drm/amd/display/dc/dml/display_mode_vba.h 	double DST_Y_PER_META_ROW_NOM_L[DC__NUM_DPP__MAX];