ce_base 60 drivers/crypto/amcc/crypto4xx_core.c writel(PPC4XX_BYTE_ORDER, dev->ce_base + CRYPTO4XX_BYTE_ORDER_CFG); ce_base 71 drivers/crypto/amcc/crypto4xx_core.c writel(pe_dma_cfg.w, dev->ce_base + CRYPTO4XX_PE_DMA_CFG); ce_base 78 drivers/crypto/amcc/crypto4xx_core.c writel(pe_dma_cfg.w, dev->ce_base + CRYPTO4XX_PE_DMA_CFG); ce_base 79 drivers/crypto/amcc/crypto4xx_core.c writel(dev->pdr_pa, dev->ce_base + CRYPTO4XX_PDR_BASE); ce_base 80 drivers/crypto/amcc/crypto4xx_core.c writel(dev->pdr_pa, dev->ce_base + CRYPTO4XX_RDR_BASE); ce_base 81 drivers/crypto/amcc/crypto4xx_core.c writel(PPC4XX_PRNG_CTRL_AUTO_EN, dev->ce_base + CRYPTO4XX_PRNG_CTRL); ce_base 83 drivers/crypto/amcc/crypto4xx_core.c writel(rand_num, dev->ce_base + CRYPTO4XX_PRNG_SEED_L); ce_base 85 drivers/crypto/amcc/crypto4xx_core.c writel(rand_num, dev->ce_base + CRYPTO4XX_PRNG_SEED_H); ce_base 89 drivers/crypto/amcc/crypto4xx_core.c writel(ring_size.w, dev->ce_base + CRYPTO4XX_RING_SIZE); ce_base 91 drivers/crypto/amcc/crypto4xx_core.c writel(ring_ctrl.w, dev->ce_base + CRYPTO4XX_RING_CTRL); ce_base 92 drivers/crypto/amcc/crypto4xx_core.c device_ctrl = readl(dev->ce_base + CRYPTO4XX_DEVICE_CTRL); ce_base 94 drivers/crypto/amcc/crypto4xx_core.c writel(device_ctrl, dev->ce_base + CRYPTO4XX_DEVICE_CTRL); ce_base 95 drivers/crypto/amcc/crypto4xx_core.c writel(dev->gdr_pa, dev->ce_base + CRYPTO4XX_GATH_RING_BASE); ce_base 96 drivers/crypto/amcc/crypto4xx_core.c writel(dev->sdr_pa, dev->ce_base + CRYPTO4XX_SCAT_RING_BASE); ce_base 100 drivers/crypto/amcc/crypto4xx_core.c writel(part_ring_size.w, dev->ce_base + CRYPTO4XX_PART_RING_SIZE); ce_base 101 drivers/crypto/amcc/crypto4xx_core.c writel(PPC4XX_SD_BUFFER_SIZE, dev->ce_base + CRYPTO4XX_PART_RING_CFG); ce_base 105 drivers/crypto/amcc/crypto4xx_core.c writel(io_threshold.w, dev->ce_base + CRYPTO4XX_IO_THRESHOLD); ce_base 106 drivers/crypto/amcc/crypto4xx_core.c writel(0, dev->ce_base + CRYPTO4XX_PDR_BASE_UADDR); ce_base 107 drivers/crypto/amcc/crypto4xx_core.c writel(0, dev->ce_base + CRYPTO4XX_RDR_BASE_UADDR); ce_base 108 drivers/crypto/amcc/crypto4xx_core.c writel(0, dev->ce_base + CRYPTO4XX_PKT_SRC_UADDR); ce_base 109 drivers/crypto/amcc/crypto4xx_core.c writel(0, dev->ce_base + CRYPTO4XX_PKT_DEST_UADDR); ce_base 110 drivers/crypto/amcc/crypto4xx_core.c writel(0, dev->ce_base + CRYPTO4XX_SA_UADDR); ce_base 111 drivers/crypto/amcc/crypto4xx_core.c writel(0, dev->ce_base + CRYPTO4XX_GATH_RING_BASE_UADDR); ce_base 112 drivers/crypto/amcc/crypto4xx_core.c writel(0, dev->ce_base + CRYPTO4XX_SCAT_RING_BASE_UADDR); ce_base 119 drivers/crypto/amcc/crypto4xx_core.c writel(pe_dma_cfg.w, dev->ce_base + CRYPTO4XX_PE_DMA_CFG); ce_base 121 drivers/crypto/amcc/crypto4xx_core.c writel(PPC4XX_INTERRUPT_CLR, dev->ce_base + CRYPTO4XX_INT_CLR); ce_base 122 drivers/crypto/amcc/crypto4xx_core.c writel(PPC4XX_INT_DESCR_CNT, dev->ce_base + CRYPTO4XX_INT_DESCR_CNT); ce_base 123 drivers/crypto/amcc/crypto4xx_core.c writel(PPC4XX_INT_DESCR_CNT, dev->ce_base + CRYPTO4XX_INT_DESCR_CNT); ce_base 124 drivers/crypto/amcc/crypto4xx_core.c writel(PPC4XX_INT_CFG, dev->ce_base + CRYPTO4XX_INT_CFG); ce_base 127 drivers/crypto/amcc/crypto4xx_core.c dev->ce_base + CRYPTO4XX_INT_TIMEOUT_CNT); ce_base 129 drivers/crypto/amcc/crypto4xx_core.c dev->ce_base + CRYPTO4XX_INT_EN); ce_base 131 drivers/crypto/amcc/crypto4xx_core.c writel(PPC4XX_PD_DONE_INT, dev->ce_base + CRYPTO4XX_INT_EN); ce_base 657 drivers/crypto/amcc/crypto4xx_core.c iounmap(core_dev->dev->ce_base); ce_base 927 drivers/crypto/amcc/crypto4xx_core.c writel(0, dev->ce_base + CRYPTO4XX_INT_DESCR_RD); ce_base 928 drivers/crypto/amcc/crypto4xx_core.c writel(1, dev->ce_base + CRYPTO4XX_INT_DESCR_RD); ce_base 1108 drivers/crypto/amcc/crypto4xx_core.c writel(clr_val, core_dev->dev->ce_base + CRYPTO4XX_INT_CLR); ce_base 1134 drivers/crypto/amcc/crypto4xx_core.c dev->ce_base + CRYPTO4XX_PRNG_CTRL); ce_base 1138 drivers/crypto/amcc/crypto4xx_core.c if ((readl(dev->ce_base + CRYPTO4XX_PRNG_STAT) & ce_base 1142 drivers/crypto/amcc/crypto4xx_core.c val[0] = readl_be(dev->ce_base + CRYPTO4XX_PRNG_RES_0); ce_base 1143 drivers/crypto/amcc/crypto4xx_core.c val[1] = readl_be(dev->ce_base + CRYPTO4XX_PRNG_RES_1); ce_base 1458 drivers/crypto/amcc/crypto4xx_core.c core_dev->dev->ce_base = of_iomap(ofdev->dev.of_node, 0); ce_base 1459 drivers/crypto/amcc/crypto4xx_core.c if (!core_dev->dev->ce_base) { ce_base 1490 drivers/crypto/amcc/crypto4xx_core.c iounmap(core_dev->dev->ce_base); ce_base 76 drivers/crypto/amcc/crypto4xx_core.h void __iomem *ce_base; ce_base 56 drivers/crypto/amcc/crypto4xx_trng.c device_ctrl = readl(dev->ce_base + CRYPTO4XX_DEVICE_CTRL); ce_base 61 drivers/crypto/amcc/crypto4xx_trng.c writel(device_ctrl, dev->ce_base + CRYPTO4XX_DEVICE_CTRL);