1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26 #ifndef DRIVERS_GPU_DRM_AMD_DC_DEV_DC_GPIO_GENERIC_REGS_H_
27 #define DRIVERS_GPU_DRM_AMD_DC_DEV_DC_GPIO_GENERIC_REGS_H_
28
29 #include "gpio_regs.h"
30
31 #define GENERIC_GPIO_REG_LIST_ENTRY(type, cd, id) \
32 .type ## _reg = REG(DC_GPIO_GENERIC_## type),\
33 .type ## _mask = DC_GPIO_GENERIC_ ## type ## __DC_GPIO_GENERIC ## id ## _ ## type ## _MASK,\
34 .type ## _shift = DC_GPIO_GENERIC_ ## type ## __DC_GPIO_GENERIC ## id ## _ ## type ## __SHIFT
35
36 #define GENERIC_GPIO_REG_LIST(id) \
37 {\
38 GENERIC_GPIO_REG_LIST_ENTRY(MASK, cd, id),\
39 GENERIC_GPIO_REG_LIST_ENTRY(A, cd, id),\
40 GENERIC_GPIO_REG_LIST_ENTRY(EN, cd, id),\
41 GENERIC_GPIO_REG_LIST_ENTRY(Y, cd, id)\
42 }
43
44 #define GENERIC_REG_LIST(id) \
45 GENERIC_GPIO_REG_LIST(id), \
46 .mux = REG(DC_GENERIC ## id),\
47
48 #define GENERIC_MASK_SH_LIST(mask_sh, cd) \
49 {(DC_GENERIC ## cd ##__GENERIC ## cd ##_EN## mask_sh),\
50 (DC_GENERIC ## cd ##__GENERIC ## cd ##_SEL## mask_sh)}
51
52 struct generic_registers {
53 struct gpio_registers gpio;
54 uint32_t mux;
55 };
56
57 struct generic_sh_mask {
58
59 uint32_t GENERIC_EN;
60
61 uint32_t GENERIC_SEL;
62
63 };
64
65
66 #endif