ipu_di_write 140 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, reg, DI_DW_GEN(wave_gen)); ipu_di_write 151 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, reg, DI_DW_GEN(wave_gen)); ipu_di_write 153 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, (down << 16) | up, DI_DW_SET(wave_gen, set)); ipu_di_write 179 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, reg, DI_SW_GEN0(wave_gen)); ipu_di_write 193 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, reg, DI_SW_GEN1(wave_gen)); ipu_di_write 198 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, reg, DI_STP_REP(wave_gen)); ipu_di_write 262 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, v_total / 2 - 1, DI_SCR_CONF); ipu_di_write 386 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, v_total - 1, DI_SCR_CONF); ipu_di_write 481 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, clkgen0, DI_BS_CLKGEN0); ipu_di_write 489 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, (clkgen0 >> 4) << 16, DI_BS_CLKGEN1); ipu_di_write 495 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, val, DI_GENERAL); ipu_di_write 580 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, (div << 16), DI_BS_CLKGEN1); ipu_di_write 616 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, di_gen, DI_GENERAL); ipu_di_write 618 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, (--vsync_cnt << DI_VSYNC_SEL_OFFSET) | 0x00000002, ipu_di_write 629 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, reg, DI_POL); ipu_di_write 733 drivers/gpu/ipu-v3/ipu-di.c ipu_di_write(di, 0x10, DI_BS_CLKGEN0);