hifn_read_1 768 drivers/crypto/hifn_795x.c *data = hifn_read_1(dev, HIFN_1_RNG_DATA); hifn_read_1 802 drivers/crypto/hifn_795x.c hifn_write_1(dev, HIFN_1_PUB_RESET, hifn_read_1(dev, HIFN_1_PUB_RESET) | hifn_read_1 808 drivers/crypto/hifn_795x.c if ((hifn_read_1(dev, HIFN_1_PUB_RESET) & HIFN_PUBRST_RESET) == 0) hifn_read_1 825 drivers/crypto/hifn_795x.c hifn_read_1(dev, HIFN_1_RNG_CONFIG) | HIFN_RNGCFG_ENA); hifn_read_1 830 drivers/crypto/hifn_795x.c hifn_read_1(dev, HIFN_1_RNG_DATA); hifn_read_1 855 drivers/crypto/hifn_795x.c dmacfg = hifn_read_1(dev, HIFN_1_DMA_CNFG); hifn_read_1 861 drivers/crypto/hifn_795x.c addr = hifn_read_1(dev, HIFN_1_UNLOCK_SECRET1); hifn_read_1 1021 drivers/crypto/hifn_795x.c hifn_read_1(dev, HIFN_1_DMA_CSR); hifn_read_1 1030 drivers/crypto/hifn_795x.c hifn_read_1(dev, HIFN_1_DMA_IER); hifn_read_1 1852 drivers/crypto/hifn_795x.c dmacsr = hifn_read_1(dev, HIFN_1_DMA_CSR); hifn_read_1 1869 drivers/crypto/hifn_795x.c hifn_read_1(dev, HIFN_1_PUB_STATUS) | HIFN_PUBSTS_DONE);