ctx_reg          3959 drivers/gpu/drm/i915/i915_reg.h #define GEN7_CXT_POWER_SIZE(ctx_reg)	(((ctx_reg) >> 25) & 0x7f)
ctx_reg          3960 drivers/gpu/drm/i915/i915_reg.h #define GEN7_CXT_RING_SIZE(ctx_reg)	(((ctx_reg) >> 22) & 0x7)
ctx_reg          3961 drivers/gpu/drm/i915/i915_reg.h #define GEN7_CXT_RENDER_SIZE(ctx_reg)	(((ctx_reg) >> 16) & 0x3f)
ctx_reg          3962 drivers/gpu/drm/i915/i915_reg.h #define GEN7_CXT_EXTENDED_SIZE(ctx_reg)	(((ctx_reg) >> 9) & 0x7f)
ctx_reg          3963 drivers/gpu/drm/i915/i915_reg.h #define GEN7_CXT_GT1_SIZE(ctx_reg)	(((ctx_reg) >> 6) & 0x7)
ctx_reg          3964 drivers/gpu/drm/i915/i915_reg.h #define GEN7_CXT_VFSTATE_SIZE(ctx_reg)	(((ctx_reg) >> 0) & 0x3f)
ctx_reg          3965 drivers/gpu/drm/i915/i915_reg.h #define GEN7_CXT_TOTAL_SIZE(ctx_reg)	(GEN7_CXT_EXTENDED_SIZE(ctx_reg) + \
ctx_reg          3966 drivers/gpu/drm/i915/i915_reg.h 					 GEN7_CXT_VFSTATE_SIZE(ctx_reg))
ctx_reg          1198 drivers/gpu/drm/nouveau/nvkm/engine/gr/nv04.c 	*ctx_reg(chan, NV04_PGRAPH_DEBUG_3) = 0xfad4ff31;
ctx_reg            53 drivers/spi/spi-ti-qspi.c 	struct ti_qspi_regs     ctx_reg;
ctx_reg           145 drivers/spi/spi-ti-qspi.c 	struct ti_qspi_regs *ctx_reg = &qspi->ctx_reg;
ctx_reg           193 drivers/spi/spi-ti-qspi.c 	ctx_reg->clkctrl = clk_mask;
ctx_reg           207 drivers/spi/spi-ti-qspi.c 	struct ti_qspi_regs *ctx_reg = &qspi->ctx_reg;
ctx_reg           209 drivers/spi/spi-ti-qspi.c 	ti_qspi_write(qspi, ctx_reg->clkctrl, QSPI_SPI_CLOCK_CNTRL_REG);
ctx_reg          6099 kernel/bpf/verifier.c 	static const int ctx_reg = BPF_REG_6;
ctx_reg          6133 kernel/bpf/verifier.c 	err = check_reg_arg(env, ctx_reg, SRC_OP);
ctx_reg          6152 kernel/bpf/verifier.c 	if (regs[ctx_reg].type != PTR_TO_CTX) {
ctx_reg          6165 kernel/bpf/verifier.c 	err = check_ctx_reg(env, &regs[ctx_reg], ctx_reg);
ctx_reg           112 tools/perf/util/bpf-prologue.c gen_ldx_reg_from_ctx(struct bpf_insn_pos *pos, int ctx_reg,
ctx_reg           122 tools/perf/util/bpf-prologue.c 	ins(BPF_LDX_MEM(BPF_DW, target_reg, ctx_reg, offset), pos);