VA                733 arch/powerpc/xmon/ppc-opc.c #define VB VA + 1
VA               3089 arch/powerpc/xmon/ppc-opc.c {"vaddubm",	VX (4,	 0),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3090 arch/powerpc/xmon/ppc-opc.c {"vmul10cuq",	VX (4,	 1),	VXVB_MASK,   PPCVEC3,	0,		{VD, VA}},
VA               3091 arch/powerpc/xmon/ppc-opc.c {"vmaxub",	VX (4,	 2),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3092 arch/powerpc/xmon/ppc-opc.c {"vrlb",	VX (4,	 4),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3093 arch/powerpc/xmon/ppc-opc.c {"vcmpequb",	VXR(4,	 6,0),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3094 arch/powerpc/xmon/ppc-opc.c {"vcmpneb",	VXR(4,	 7,0),	VXR_MASK,    PPCVEC3,	0,		{VD, VA, VB}},
VA               3095 arch/powerpc/xmon/ppc-opc.c {"vmuloub",	VX (4,	 8),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3096 arch/powerpc/xmon/ppc-opc.c {"vaddfp",	VX (4,	10),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3098 arch/powerpc/xmon/ppc-opc.c {"vmrghb",	VX (4,	12),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3100 arch/powerpc/xmon/ppc-opc.c {"vpkuhum",	VX (4,	14),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3117 arch/powerpc/xmon/ppc-opc.c {"vmhaddshs",	VXA(4,	32),	VXA_MASK,    PPCVEC,	0,		{VD, VA, VB, VC}},
VA               3118 arch/powerpc/xmon/ppc-opc.c {"vmhraddshs",	VXA(4,	33),	VXA_MASK,    PPCVEC,	0,		{VD, VA, VB, VC}},
VA               3119 arch/powerpc/xmon/ppc-opc.c {"vmladduhm",	VXA(4,	34),	VXA_MASK,    PPCVEC,	0,		{VD, VA, VB, VC}},
VA               3120 arch/powerpc/xmon/ppc-opc.c {"vmsumudm",	VXA(4,	35),	VXA_MASK,    PPCVEC3,	0,		{VD, VA, VB, VC}},
VA               3122 arch/powerpc/xmon/ppc-opc.c {"vmsumubm",	VXA(4,	36),	VXA_MASK,    PPCVEC,	0,		{VD, VA, VB, VC}},
VA               3124 arch/powerpc/xmon/ppc-opc.c {"vmsummbm",	VXA(4,	37),	VXA_MASK,    PPCVEC,	0,		{VD, VA, VB, VC}},
VA               3125 arch/powerpc/xmon/ppc-opc.c {"vmsumuhm",	VXA(4,	38),	VXA_MASK,    PPCVEC,	0,		{VD, VA, VB, VC}},
VA               3126 arch/powerpc/xmon/ppc-opc.c {"vmsumuhs",	VXA(4,	39),	VXA_MASK,    PPCVEC,	0,		{VD, VA, VB, VC}},
VA               3128 arch/powerpc/xmon/ppc-opc.c {"vmsumshm",	VXA(4,	40),	VXA_MASK,    PPCVEC,	0,		{VD, VA, VB, VC}},
VA               3130 arch/powerpc/xmon/ppc-opc.c {"vmsumshs",	VXA(4,	41),	VXA_MASK,    PPCVEC,	0,		{VD, VA, VB, VC}},
VA               3132 arch/powerpc/xmon/ppc-opc.c {"vsel",	VXA(4,	42),	VXA_MASK,    PPCVEC,	0,		{VD, VA, VB, VC}},
VA               3134 arch/powerpc/xmon/ppc-opc.c {"vperm",	VXA(4,	43),	VXA_MASK,    PPCVEC,	0,		{VD, VA, VB, VC}},
VA               3135 arch/powerpc/xmon/ppc-opc.c {"vsldoi",	VXA(4,	44),	VXASHB_MASK, PPCVEC,	0,		{VD, VA, VB, SHB}},
VA               3136 arch/powerpc/xmon/ppc-opc.c {"vpermxor",	VXA(4,	45),	VXA_MASK,    PPCVEC2,	0,		{VD, VA, VB, VC}},
VA               3138 arch/powerpc/xmon/ppc-opc.c {"vmaddfp",	VXA(4,	46),	VXA_MASK,    PPCVEC,	0,		{VD, VA, VC, VB}},
VA               3140 arch/powerpc/xmon/ppc-opc.c {"vnmsubfp",	VXA(4,	47),	VXA_MASK,    PPCVEC,	0,		{VD, VA, VC, VB}},
VA               3154 arch/powerpc/xmon/ppc-opc.c {"vpermr",	VXA(4,	59),	VXA_MASK,    PPCVEC3,	0,		{VD, VA, VB, VC}},
VA               3156 arch/powerpc/xmon/ppc-opc.c {"vaddeuqm",	VXA(4,	60),	VXA_MASK,    PPCVEC2,	0,		{VD, VA, VB, VC}},
VA               3158 arch/powerpc/xmon/ppc-opc.c {"vaddecuq",	VXA(4,	61),	VXA_MASK,    PPCVEC2,	0,		{VD, VA, VB, VC}},
VA               3160 arch/powerpc/xmon/ppc-opc.c {"vsubeuqm",	VXA(4,	62),	VXA_MASK,    PPCVEC2,	0,		{VD, VA, VB, VC}},
VA               3162 arch/powerpc/xmon/ppc-opc.c {"vsubecuq",	VXA(4,	63),	VXA_MASK,    PPCVEC2,	0,		{VD, VA, VB, VC}},
VA               3164 arch/powerpc/xmon/ppc-opc.c {"vadduhm",	VX (4,	64),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3165 arch/powerpc/xmon/ppc-opc.c {"vmul10ecuq",	VX (4,	65),	VX_MASK,     PPCVEC3,	0,		{VD, VA, VB}},
VA               3166 arch/powerpc/xmon/ppc-opc.c {"vmaxuh",	VX (4,	66),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3167 arch/powerpc/xmon/ppc-opc.c {"vrlh",	VX (4,	68),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3168 arch/powerpc/xmon/ppc-opc.c {"vcmpequh",	VXR(4,	70,0),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3169 arch/powerpc/xmon/ppc-opc.c {"vcmpneh",	VXR(4,	71,0),	VXR_MASK,    PPCVEC3,	0,		{VD, VA, VB}},
VA               3170 arch/powerpc/xmon/ppc-opc.c {"vmulouh",	VX (4,	72),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3171 arch/powerpc/xmon/ppc-opc.c {"vsubfp",	VX (4,	74),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3173 arch/powerpc/xmon/ppc-opc.c {"vmrghh",	VX (4,	76),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3175 arch/powerpc/xmon/ppc-opc.c {"vpkuwum",	VX (4,	78),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3185 arch/powerpc/xmon/ppc-opc.c {"vadduwm",	VX (4,	128),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3186 arch/powerpc/xmon/ppc-opc.c {"vmaxuw",	VX (4,	130),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3187 arch/powerpc/xmon/ppc-opc.c {"vrlw",	VX (4,	132),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3188 arch/powerpc/xmon/ppc-opc.c {"vrlwmi",	VX (4,	133),	VX_MASK,     PPCVEC3,	0,		{VD, VA, VB}},
VA               3189 arch/powerpc/xmon/ppc-opc.c {"vcmpequw",	VXR(4,	134,0), VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3190 arch/powerpc/xmon/ppc-opc.c {"vcmpnew",	VXR(4,	135,0),	VXR_MASK,    PPCVEC3,	0,		{VD, VA, VB}},
VA               3191 arch/powerpc/xmon/ppc-opc.c {"vmulouw",	VX (4,	136),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3192 arch/powerpc/xmon/ppc-opc.c {"vmuluwm",	VX (4,	137),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3193 arch/powerpc/xmon/ppc-opc.c {"vmrghw",	VX (4,	140),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3194 arch/powerpc/xmon/ppc-opc.c {"vpkuhus",	VX (4,	142),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3200 arch/powerpc/xmon/ppc-opc.c {"vaddudm",	VX (4, 192),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3201 arch/powerpc/xmon/ppc-opc.c {"vmaxud",	VX (4, 194),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3202 arch/powerpc/xmon/ppc-opc.c {"vrld",	VX (4, 196),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3203 arch/powerpc/xmon/ppc-opc.c {"vrldmi",	VX (4, 197),	VX_MASK,     PPCVEC3,	0,		{VD, VA, VB}},
VA               3204 arch/powerpc/xmon/ppc-opc.c {"vcmpeqfp",	VXR(4, 198,0),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3205 arch/powerpc/xmon/ppc-opc.c {"vcmpequd",	VXR(4, 199,0),	VXR_MASK,    PPCVEC2,	0,		{VD, VA, VB}},
VA               3206 arch/powerpc/xmon/ppc-opc.c {"vpkuwus",	VX (4, 206),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3211 arch/powerpc/xmon/ppc-opc.c {"vadduqm",	VX (4, 256),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3212 arch/powerpc/xmon/ppc-opc.c {"vmaxsb",	VX (4, 258),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3213 arch/powerpc/xmon/ppc-opc.c {"vslb",	VX (4, 260),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3214 arch/powerpc/xmon/ppc-opc.c {"vcmpnezb",	VXR(4, 263,0),	VXR_MASK,    PPCVEC3,	0,		{VD, VA, VB}},
VA               3215 arch/powerpc/xmon/ppc-opc.c {"vmulosb",	VX (4, 264),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3217 arch/powerpc/xmon/ppc-opc.c {"vmrglb",	VX (4, 268),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3218 arch/powerpc/xmon/ppc-opc.c {"vpkshus",	VX (4, 270),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3225 arch/powerpc/xmon/ppc-opc.c {"vaddcuq",	VX (4, 320),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3226 arch/powerpc/xmon/ppc-opc.c {"vmaxsh",	VX (4, 322),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3227 arch/powerpc/xmon/ppc-opc.c {"vslh",	VX (4, 324),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3228 arch/powerpc/xmon/ppc-opc.c {"vcmpnezh",	VXR(4, 327,0),	VXR_MASK,    PPCVEC3,	0,		{VD, VA, VB}},
VA               3229 arch/powerpc/xmon/ppc-opc.c {"vmulosh",	VX (4, 328),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3231 arch/powerpc/xmon/ppc-opc.c {"vmrglh",	VX (4, 332),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3232 arch/powerpc/xmon/ppc-opc.c {"vpkswus",	VX (4, 334),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3239 arch/powerpc/xmon/ppc-opc.c {"vaddcuw",	VX (4, 384),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3240 arch/powerpc/xmon/ppc-opc.c {"vmaxsw",	VX (4, 386),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3241 arch/powerpc/xmon/ppc-opc.c {"vslw",	VX (4, 388),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3242 arch/powerpc/xmon/ppc-opc.c {"vrlwnm",	VX (4, 389),	VX_MASK,     PPCVEC3,	0,		{VD, VA, VB}},
VA               3243 arch/powerpc/xmon/ppc-opc.c {"vcmpnezw",	VXR(4, 391,0),	VXR_MASK,    PPCVEC3,	0,		{VD, VA, VB}},
VA               3244 arch/powerpc/xmon/ppc-opc.c {"vmulosw",	VX (4, 392),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3246 arch/powerpc/xmon/ppc-opc.c {"vmrglw",	VX (4, 396),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3247 arch/powerpc/xmon/ppc-opc.c {"vpkshss",	VX (4, 398),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3250 arch/powerpc/xmon/ppc-opc.c {"vmaxsd",	VX (4, 450),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3251 arch/powerpc/xmon/ppc-opc.c {"vsl",		VX (4, 452),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3252 arch/powerpc/xmon/ppc-opc.c {"vrldnm",	VX (4, 453),	VX_MASK,     PPCVEC3,	0,		{VD, VA, VB}},
VA               3253 arch/powerpc/xmon/ppc-opc.c {"vcmpgefp",	VXR(4, 454,0),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3255 arch/powerpc/xmon/ppc-opc.c {"vpkswss",	VX (4, 462),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3261 arch/powerpc/xmon/ppc-opc.c {"vaddubs",	VX (4, 512),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3262 arch/powerpc/xmon/ppc-opc.c {"vmul10uq",	VX (4, 513),	VXVB_MASK,   PPCVEC3,	0,		{VD, VA}},
VA               3264 arch/powerpc/xmon/ppc-opc.c {"vminub",	VX (4, 514),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3267 arch/powerpc/xmon/ppc-opc.c {"vsrb",	VX (4, 516),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3270 arch/powerpc/xmon/ppc-opc.c {"vcmpgtub",	VXR(4, 518,0),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3272 arch/powerpc/xmon/ppc-opc.c {"vmuleub",	VX (4, 520),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3317 arch/powerpc/xmon/ppc-opc.c {"vadduhs",	VX (4, 576),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3318 arch/powerpc/xmon/ppc-opc.c {"vmul10euq",	VX (4, 577),	VX_MASK,     PPCVEC3,	0,		{VD, VA, VB}},
VA               3319 arch/powerpc/xmon/ppc-opc.c {"vminuh",	VX (4, 578),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3320 arch/powerpc/xmon/ppc-opc.c {"vsrh",	VX (4, 580),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3321 arch/powerpc/xmon/ppc-opc.c {"vcmpgtuh",	VXR(4, 582,0),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3322 arch/powerpc/xmon/ppc-opc.c {"vmuleuh",	VX (4, 584),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3331 arch/powerpc/xmon/ppc-opc.c {"vadduws",	VX (4, 640),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3333 arch/powerpc/xmon/ppc-opc.c {"vminuw",	VX (4, 642),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3335 arch/powerpc/xmon/ppc-opc.c {"vsrw",	VX (4, 644),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3338 arch/powerpc/xmon/ppc-opc.c {"vcmpgtuw",	VXR(4, 646,0),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3339 arch/powerpc/xmon/ppc-opc.c {"vmuleuw",	VX (4, 648),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3366 arch/powerpc/xmon/ppc-opc.c {"vminud",	VX (4, 706),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3368 arch/powerpc/xmon/ppc-opc.c {"vsr",		VX (4, 708),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3371 arch/powerpc/xmon/ppc-opc.c {"vcmpgtfp",	VXR(4, 710,0),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3372 arch/powerpc/xmon/ppc-opc.c {"vcmpgtud",	VXR(4, 711,0),	VXR_MASK,    PPCVEC2,	0,		{VD, VA, VB}},
VA               3426 arch/powerpc/xmon/ppc-opc.c {"vaddsbs",	VX (4, 768),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3429 arch/powerpc/xmon/ppc-opc.c {"vminsb",	VX (4, 770),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3432 arch/powerpc/xmon/ppc-opc.c {"vsrab",	VX (4, 772),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3434 arch/powerpc/xmon/ppc-opc.c {"vcmpgtsb",	VXR(4, 774,0),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3436 arch/powerpc/xmon/ppc-opc.c {"vmulesb",	VX (4, 776),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3445 arch/powerpc/xmon/ppc-opc.c {"vpkpx",	VX (4, 782),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3475 arch/powerpc/xmon/ppc-opc.c {"vaddshs",	VX (4, 832),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3476 arch/powerpc/xmon/ppc-opc.c {"bcdcpsgn.",	VX (4, 833),	VX_MASK,     PPCVEC3,	0,		{VD, VA, VB}},
VA               3477 arch/powerpc/xmon/ppc-opc.c {"vminsh",	VX (4, 834),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3478 arch/powerpc/xmon/ppc-opc.c {"vsrah",	VX (4, 836),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3479 arch/powerpc/xmon/ppc-opc.c {"vcmpgtsh",	VXR(4, 838,0),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3480 arch/powerpc/xmon/ppc-opc.c {"vmulesh",	VX (4, 840),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3492 arch/powerpc/xmon/ppc-opc.c {"vaddsws",	VX (4, 896),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3493 arch/powerpc/xmon/ppc-opc.c {"vminsw",	VX (4, 898),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3494 arch/powerpc/xmon/ppc-opc.c {"vsraw",	VX (4, 900),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3495 arch/powerpc/xmon/ppc-opc.c {"vcmpgtsw",	VXR(4, 902,0),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3496 arch/powerpc/xmon/ppc-opc.c {"vmulesw",	VX (4, 904),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3503 arch/powerpc/xmon/ppc-opc.c {"vminsd",	VX (4, 962),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3504 arch/powerpc/xmon/ppc-opc.c {"vsrad",	VX (4, 964),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3505 arch/powerpc/xmon/ppc-opc.c {"vcmpbfp",	VXR(4, 966,0),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3506 arch/powerpc/xmon/ppc-opc.c {"vcmpgtsd",	VXR(4, 967,0),	VXR_MASK,    PPCVEC2,	0,		{VD, VA, VB}},
VA               3515 arch/powerpc/xmon/ppc-opc.c {"vsububm",	VX (4,1024),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3516 arch/powerpc/xmon/ppc-opc.c {"bcdadd.",	VX (4,1025),	VXPS_MASK,   PPCVEC2,	0,		{VD, VA, VB, PS}},
VA               3517 arch/powerpc/xmon/ppc-opc.c {"vavgub",	VX (4,1026),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3518 arch/powerpc/xmon/ppc-opc.c {"vabsdub",	VX (4,1027),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3520 arch/powerpc/xmon/ppc-opc.c {"vand",	VX (4,1028),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3521 arch/powerpc/xmon/ppc-opc.c {"vcmpequb.",	VXR(4,	 6,1),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3522 arch/powerpc/xmon/ppc-opc.c {"vcmpneb.",	VXR(4,	 7,1),	VXR_MASK,    PPCVEC3,	0,		{VD, VA, VB}},
VA               3526 arch/powerpc/xmon/ppc-opc.c {"vpmsumb",	VX (4,1032),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3529 arch/powerpc/xmon/ppc-opc.c {"vmaxfp",	VX (4,1034),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3532 arch/powerpc/xmon/ppc-opc.c {"vslo",	VX (4,1036),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3547 arch/powerpc/xmon/ppc-opc.c {"vsubuhm",	VX (4,1088),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3548 arch/powerpc/xmon/ppc-opc.c {"bcdsub.",	VX (4,1089),	VXPS_MASK,   PPCVEC2,	0,		{VD, VA, VB, PS}},
VA               3549 arch/powerpc/xmon/ppc-opc.c {"vavguh",	VX (4,1090),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3550 arch/powerpc/xmon/ppc-opc.c {"vabsduh",	VX (4,1091),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3551 arch/powerpc/xmon/ppc-opc.c {"vandc",	VX (4,1092),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3552 arch/powerpc/xmon/ppc-opc.c {"vcmpequh.",	VXR(4,	70,1),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3555 arch/powerpc/xmon/ppc-opc.c {"vcmpneh.",	VXR(4,	71,1),	VXR_MASK,    PPCVEC3,	0,		{VD, VA, VB}},
VA               3557 arch/powerpc/xmon/ppc-opc.c {"vpmsumh",	VX (4,1096),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3559 arch/powerpc/xmon/ppc-opc.c {"vminfp",	VX (4,1098),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3561 arch/powerpc/xmon/ppc-opc.c {"vsro",	VX (4,1100),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3563 arch/powerpc/xmon/ppc-opc.c {"vpkudum",	VX (4,1102),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3584 arch/powerpc/xmon/ppc-opc.c {"vsubuwm",	VX (4,1152),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3585 arch/powerpc/xmon/ppc-opc.c {"bcdus.",	VX (4,1153),	VX_MASK,     PPCVEC3,	0,		{VD, VA, VB}},
VA               3586 arch/powerpc/xmon/ppc-opc.c {"vavguw",	VX (4,1154),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3587 arch/powerpc/xmon/ppc-opc.c {"vabsduw",	VX (4,1155),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3588 arch/powerpc/xmon/ppc-opc.c {"vmr",		VX (4,1156),	VX_MASK,     PPCVEC,	0,		{VD, VA, VBA}},
VA               3589 arch/powerpc/xmon/ppc-opc.c {"vor",		VX (4,1156),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3590 arch/powerpc/xmon/ppc-opc.c {"vcmpnew.",	VXR(4, 135,1),	VXR_MASK,    PPCVEC3,	0,		{VD, VA, VB}},
VA               3591 arch/powerpc/xmon/ppc-opc.c {"vpmsumw",	VX (4,1160),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3592 arch/powerpc/xmon/ppc-opc.c {"vcmpequw.",	VXR(4, 134,1),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3599 arch/powerpc/xmon/ppc-opc.c {"vsubudm",	VX (4,1216),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3601 arch/powerpc/xmon/ppc-opc.c {"bcds.",	VX (4,1217),	VXPS_MASK,   PPCVEC3,	0,		{VD, VA, VB, PS}},
VA               3606 arch/powerpc/xmon/ppc-opc.c {"vxor",	VX (4,1220),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3608 arch/powerpc/xmon/ppc-opc.c {"vcmpeqfp.",	VXR(4, 198,1),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3610 arch/powerpc/xmon/ppc-opc.c {"vcmpequd.",	VXR(4, 199,1),	VXR_MASK,    PPCVEC2,	0,		{VD, VA, VB}},
VA               3613 arch/powerpc/xmon/ppc-opc.c {"vpmsumd",	VX (4,1224),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3618 arch/powerpc/xmon/ppc-opc.c {"vpkudus",	VX (4,1230),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3625 arch/powerpc/xmon/ppc-opc.c {"vsubuqm",	VX (4,1280),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3627 arch/powerpc/xmon/ppc-opc.c {"bcdtrunc.",	VX (4,1281),	VXPS_MASK,   PPCVEC3,	0,		{VD, VA, VB, PS}},
VA               3629 arch/powerpc/xmon/ppc-opc.c {"vavgsb",	VX (4,1282),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3632 arch/powerpc/xmon/ppc-opc.c {"vnot",	VX (4,1284),	VX_MASK,     PPCVEC,	0,		{VD, VA, VBA}},
VA               3633 arch/powerpc/xmon/ppc-opc.c {"vnor",	VX (4,1284),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3637 arch/powerpc/xmon/ppc-opc.c {"vcmpnezb.",	VXR(4, 263,1),	VXR_MASK,    PPCVEC3,	0,		{VD, VA, VB}},
VA               3640 arch/powerpc/xmon/ppc-opc.c {"vcipher",	VX (4,1288),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3641 arch/powerpc/xmon/ppc-opc.c {"vcipherlast",	VX (4,1289),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3656 arch/powerpc/xmon/ppc-opc.c {"vsubcuq",	VX (4,1344),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3658 arch/powerpc/xmon/ppc-opc.c {"bcdutrunc.",	VX (4,1345),	VX_MASK,     PPCVEC3,	0,		{VD, VA, VB}},
VA               3660 arch/powerpc/xmon/ppc-opc.c {"vavgsh",	VX (4,1346),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3661 arch/powerpc/xmon/ppc-opc.c {"vorc",	VX (4,1348),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3664 arch/powerpc/xmon/ppc-opc.c {"vcmpnezh.",	VXR(4, 327,1),	VXR_MASK,    PPCVEC3,	0,		{VD, VA, VB}},
VA               3665 arch/powerpc/xmon/ppc-opc.c {"vncipher",	VX (4,1352),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3667 arch/powerpc/xmon/ppc-opc.c {"vncipherlast",VX (4,1353),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3669 arch/powerpc/xmon/ppc-opc.c {"vbpermq",	VX (4,1356),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3670 arch/powerpc/xmon/ppc-opc.c {"vpksdus",	VX (4,1358),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3680 arch/powerpc/xmon/ppc-opc.c {"vsubcuw",	VX (4,1408),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3689 arch/powerpc/xmon/ppc-opc.c {"vavgsw",	VX (4,1410),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3691 arch/powerpc/xmon/ppc-opc.c {"vnand",	VX (4,1412),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3696 arch/powerpc/xmon/ppc-opc.c {"vcmpnezw.",	VXR(4, 391,1),	VXR_MASK,    PPCVEC3,	0,		{VD, VA, VB}},
VA               3713 arch/powerpc/xmon/ppc-opc.c {"bcdsr.",	VX (4,1473),	VXPS_MASK,   PPCVEC3,	0,		{VD, VA, VB, PS}},
VA               3715 arch/powerpc/xmon/ppc-opc.c {"vsld",	VX (4,1476),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3716 arch/powerpc/xmon/ppc-opc.c {"vcmpgefp.",	VXR(4, 454,1),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3719 arch/powerpc/xmon/ppc-opc.c {"vsbox",	VX (4,1480),	VXVB_MASK,   PPCVEC2,	0,		{VD, VA}},
VA               3722 arch/powerpc/xmon/ppc-opc.c {"vbpermd",	VX (4,1484),	VX_MASK,     PPCVEC3,	0,		{VD, VA, VB}},
VA               3723 arch/powerpc/xmon/ppc-opc.c {"vpksdss",	VX (4,1486),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3732 arch/powerpc/xmon/ppc-opc.c {"vsububs",	VX (4,1536),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3750 arch/powerpc/xmon/ppc-opc.c {"vcmpgtub.",	VXR(4, 518,1),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3753 arch/powerpc/xmon/ppc-opc.c {"vsum4ubs",	VX (4,1544),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3755 arch/powerpc/xmon/ppc-opc.c {"vsubuhs",	VX (4,1600),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3757 arch/powerpc/xmon/ppc-opc.c {"vcmpgtuh.",	VXR(4, 582,1),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3758 arch/powerpc/xmon/ppc-opc.c {"vsum4shs",	VX (4,1608),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3763 arch/powerpc/xmon/ppc-opc.c {"vsubuws",	VX (4,1664),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3764 arch/powerpc/xmon/ppc-opc.c {"vshasigmaw",	VX (4,1666),	VX_MASK,     PPCVEC2,	0,		{VD, VA, ST, SIX}},
VA               3765 arch/powerpc/xmon/ppc-opc.c {"veqv",	VX (4,1668),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3766 arch/powerpc/xmon/ppc-opc.c {"vcmpgtuw.",	VXR(4, 646,1),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3769 arch/powerpc/xmon/ppc-opc.c {"vsum2sws",	VX (4,1672),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3770 arch/powerpc/xmon/ppc-opc.c {"vmrgow",	VX (4,1676),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3772 arch/powerpc/xmon/ppc-opc.c {"vshasigmad",	VX (4,1730),	VX_MASK,     PPCVEC2,	0,		{VD, VA, ST, SIX}},
VA               3773 arch/powerpc/xmon/ppc-opc.c {"vsrd",	VX (4,1732),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3774 arch/powerpc/xmon/ppc-opc.c {"vcmpgtfp.",	VXR(4, 710,1),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3776 arch/powerpc/xmon/ppc-opc.c {"vcmpgtud.",	VXR(4, 711,1),	VXR_MASK,    PPCVEC2,	0,		{VD, VA, VB}},
VA               3779 arch/powerpc/xmon/ppc-opc.c {"vsubsbs",	VX (4,1792),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3782 arch/powerpc/xmon/ppc-opc.c {"vsrv",	VX (4,1796),	VX_MASK,     PPCVEC3,	0,		{VD, VA, VB}},
VA               3783 arch/powerpc/xmon/ppc-opc.c {"vcmpgtsb.",	VXR(4, 774,1),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3786 arch/powerpc/xmon/ppc-opc.c {"vsum4sbs",	VX (4,1800),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3790 arch/powerpc/xmon/ppc-opc.c {"vsubshs",	VX (4,1856),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3793 arch/powerpc/xmon/ppc-opc.c {"vslv",	VX (4,1860),	VX_MASK,     PPCVEC3,	0,		{VD, VA, VB}},
VA               3794 arch/powerpc/xmon/ppc-opc.c {"vcmpgtsh.",	VXR(4, 838,1),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3802 arch/powerpc/xmon/ppc-opc.c {"vsubsws",	VX (4,1920),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3805 arch/powerpc/xmon/ppc-opc.c {"vcmpgtsw.",	VXR(4, 902,1),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3808 arch/powerpc/xmon/ppc-opc.c {"vsumsws",	VX (4,1928),	VX_MASK,     PPCVEC,	0,		{VD, VA, VB}},
VA               3809 arch/powerpc/xmon/ppc-opc.c {"vmrgew",	VX (4,1932),	VX_MASK,     PPCVEC2,	0,		{VD, VA, VB}},
VA               3815 arch/powerpc/xmon/ppc-opc.c {"vcmpbfp.",	VXR(4, 966,1),	VXR_MASK,    PPCVEC,	0,		{VD, VA, VB}},
VA               3817 arch/powerpc/xmon/ppc-opc.c {"vcmpgtsd.",	VXR(4, 967,1),	VXR_MASK,    PPCVEC2,	0,		{VD, VA, VB}},
VA               6685 arch/powerpc/xmon/ppc-opc.c {"xsaddqp",	XRC(63,4,0),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6686 arch/powerpc/xmon/ppc-opc.c {"xsaddqpo",	XRC(63,4,1),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6771 arch/powerpc/xmon/ppc-opc.c {"xsmulqp",	XRC(63,36,0),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6772 arch/powerpc/xmon/ppc-opc.c {"xsmulqpo",	XRC(63,36,1),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6802 arch/powerpc/xmon/ppc-opc.c {"xscpsgnqp",	X(63,100),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6808 arch/powerpc/xmon/ppc-opc.c {"xscmpoqp",	X(63,132),	XBF_MASK,    PPCVSX3,	PPCVLE,		{BF, VA, VB}},
VA               6827 arch/powerpc/xmon/ppc-opc.c {"xscmpexpqp",	X(63,164),	XBF_MASK,    PPCVSX3,	PPCVLE,		{BF, VA, VB}},
VA               6850 arch/powerpc/xmon/ppc-opc.c {"xsmaddqp",	XRC(63,388,0),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6851 arch/powerpc/xmon/ppc-opc.c {"xsmaddqpo",	XRC(63,388,1),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6856 arch/powerpc/xmon/ppc-opc.c {"xsmsubqp",	XRC(63,420,0),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6857 arch/powerpc/xmon/ppc-opc.c {"xsmsubqpo",	XRC(63,420,1),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6862 arch/powerpc/xmon/ppc-opc.c {"xsnmaddqp",	XRC(63,452,0),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6863 arch/powerpc/xmon/ppc-opc.c {"xsnmaddqpo",	XRC(63,452,1),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6868 arch/powerpc/xmon/ppc-opc.c {"xsnmsubqp",	XRC(63,484,0),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6869 arch/powerpc/xmon/ppc-opc.c {"xsnmsubqpo",	XRC(63,484,1),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6877 arch/powerpc/xmon/ppc-opc.c {"xssubqp",	XRC(63,516,0),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6878 arch/powerpc/xmon/ppc-opc.c {"xssubqpo",	XRC(63,516,1),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6883 arch/powerpc/xmon/ppc-opc.c {"xsdivqp",	XRC(63,548,0),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6884 arch/powerpc/xmon/ppc-opc.c {"xsdivqpo",	XRC(63,548,1),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA               6898 arch/powerpc/xmon/ppc-opc.c {"xscmpuqp",	X(63,644),	XBF_MASK,    PPCVSX3,	PPCVLE,		{BF, VA, VB}},
VA               6957 arch/powerpc/xmon/ppc-opc.c {"xsiexpqp",	X(63,868),	X_MASK,	     PPCVSX3,	PPCVLE,		{VD, VA, VB}},
VA                513 arch/s390/include/asm/vx-insn.h .macro	VA	vr1, vr2, vr3, m4
VA                522 arch/s390/include/asm/vx-insn.h 	VA	\vr1, \vr2, \vr3, 0
VA                525 arch/s390/include/asm/vx-insn.h 	VA	\vr1, \vr2, \vr3, 1
VA                528 arch/s390/include/asm/vx-insn.h 	VA	\vr1, \vr2, \vr3, 2
VA                531 arch/s390/include/asm/vx-insn.h 	VA	\vr1, \vr2, \vr3, 3
VA                534 arch/s390/include/asm/vx-insn.h 	VA	\vr1, \vr2, \vr3, 4
VA                287 drivers/regulator/mt6323-regulator.c 	MT6323_REG_FIXED("ldo_va", VA, MT6323_ANALDO_CON2, 14, 2800000,