BIT00             130 drivers/staging/emxx_udc/emxx_udc.h #define LOOPBACK			BIT00
BIT00             207 drivers/staging/emxx_udc/emxx_udc.h #define EP0_ONAK			BIT00
BIT00             228 drivers/staging/emxx_udc/emxx_udc.h #define SETUP_INT			BIT00
BIT00             245 drivers/staging/emxx_udc/emxx_udc.h #define SETUP_EN			BIT00
BIT00             285 drivers/staging/emxx_udc/emxx_udc.h #define EPN_ONAK			BIT00
BIT00             313 drivers/staging/emxx_udc/emxx_udc.h #define EPN_IN_EMPTY			BIT00		/* R */
BIT00             340 drivers/staging/emxx_udc/emxx_udc.h #define EPN_DMAMODE0			BIT00
BIT00             354 drivers/staging/emxx_udc/emxx_udc.h #define WAIT_MODE			BIT00
BIT00             368 drivers/staging/emxx_udc/emxx_udc.h #define BURST_TYPE			(BIT01 + BIT00)	/* RW */
BIT00             370 drivers/staging/emxx_udc/emxx_udc.h #define BURST_MAX_8			BIT00
BIT00             401 drivers/staging/emxx_udc/emxx_udc.h #define EPC_RST				BIT00		/* RW */
BIT00             409 drivers/staging/emxx_udc/emxx_udc.h #define PHY_TSTCLK			BIT00		/* RW */
BIT00             424 drivers/staging/emxx_udc/emxx_udc.h #define DCR1_EPN_REQEN			BIT00		/* RW */