TMU4              210 arch/sh/kernel/cpu/sh4/setup-sh7750.c 						 TMU4, TMU3,
TMU4              253 arch/sh/kernel/cpu/sh4/setup-sh7750.c 	INTC_VECT(TMU3, 0xb00), INTC_VECT(TMU4, 0xb80),
TMU4              259 arch/sh/kernel/cpu/sh4/setup-sh7750.c 	    0, 0, 0, 0, 0, 0, TMU4, TMU3,
TMU4              883 arch/sh/kernel/cpu/sh4a/setup-sh7757.c 	INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
TMU4              946 arch/sh/kernel/cpu/sh4a/setup-sh7757.c 	INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
TMU4             1061 arch/sh/kernel/cpu/sh4a/setup-sh7757.c 	{ INT2PRI1, 0, 32, 8, { TMU3, TMU4, TMU5, SDHI } },
TMU4              285 arch/sh/kernel/cpu/sh4a/setup-sh7763.c 	INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
TMU4              297 arch/sh/kernel/cpu/sh4a/setup-sh7763.c 	INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
TMU4              316 arch/sh/kernel/cpu/sh4a/setup-sh7763.c 	{ 0xffd40004, 0, 32, 8, /* INT2PRI1 */ { TMU3, TMU4, TMU5, RTC } },
TMU4              360 arch/sh/kernel/cpu/sh4a/setup-sh7770.c 	INTC_VECT(TMU3, 0x480), INTC_VECT(TMU4, 0x4a0),
TMU4              406 arch/sh/kernel/cpu/sh4a/setup-sh7770.c 	INTC_GROUP(TMU, TMU0, TMU1, TMU2, TMU2_TICPI, TMU3, TMU4, TMU5,
TMU4              445 arch/sh/kernel/cpu/sh4a/setup-sh7770.c 	  { TMU4, TMU5, TMU5_TICPI, TMU6 } },
TMU4              340 arch/sh/kernel/cpu/sh4a/setup-sh7780.c 	INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
TMU4              351 arch/sh/kernel/cpu/sh4a/setup-sh7780.c 	INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
TMU4              365 arch/sh/kernel/cpu/sh4a/setup-sh7780.c 	{ 0xffd40004, 0, 32, 8, /* INT2PRI1 */ { TMU3, TMU4, TMU5, RTC } },
TMU4              422 arch/sh/kernel/cpu/sh4a/setup-sh7785.c 	INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
TMU4              434 arch/sh/kernel/cpu/sh4a/setup-sh7785.c 	INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
TMU4              463 arch/sh/kernel/cpu/sh4a/setup-sh7785.c 	{ 0xffd40004, 0, 32, 8, /* INT2PRI1 */ { TMU3, TMU4, TMU5, } },
TMU4              198 arch/sh/kernel/cpu/sh4a/setup-shx3.c 	INTC_VECT(TMU4, 0x480), INTC_VECT(TMU5, 0x4a0),
TMU4              268 arch/sh/kernel/cpu/sh4a/setup-shx3.c 	    0, TMU5, TMU4, TMU3, TMU2, TMU1, TMU0, 0, },
TMU4              290 arch/sh/kernel/cpu/sh4a/setup-shx3.c 	{ 0xfe410800, 0, 32, 4, /* INT2PRI0 */ { 0, HUDII, TMU5, TMU4,