TMU3              210 arch/sh/kernel/cpu/sh4/setup-sh7750.c 						 TMU4, TMU3,
TMU3              253 arch/sh/kernel/cpu/sh4/setup-sh7750.c 	INTC_VECT(TMU3, 0xb00), INTC_VECT(TMU4, 0xb80),
TMU3              259 arch/sh/kernel/cpu/sh4/setup-sh7750.c 	    0, 0, 0, 0, 0, 0, TMU4, TMU3,
TMU3              883 arch/sh/kernel/cpu/sh4a/setup-sh7757.c 	INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
TMU3              946 arch/sh/kernel/cpu/sh4a/setup-sh7757.c 	INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
TMU3             1061 arch/sh/kernel/cpu/sh4a/setup-sh7757.c 	{ INT2PRI1, 0, 32, 8, { TMU3, TMU4, TMU5, SDHI } },
TMU3              285 arch/sh/kernel/cpu/sh4a/setup-sh7763.c 	INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
TMU3              297 arch/sh/kernel/cpu/sh4a/setup-sh7763.c 	INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
TMU3              316 arch/sh/kernel/cpu/sh4a/setup-sh7763.c 	{ 0xffd40004, 0, 32, 8, /* INT2PRI1 */ { TMU3, TMU4, TMU5, RTC } },
TMU3              360 arch/sh/kernel/cpu/sh4a/setup-sh7770.c 	INTC_VECT(TMU3, 0x480), INTC_VECT(TMU4, 0x4a0),
TMU3              406 arch/sh/kernel/cpu/sh4a/setup-sh7770.c 	INTC_GROUP(TMU, TMU0, TMU1, TMU2, TMU2_TICPI, TMU3, TMU4, TMU5,
TMU3              443 arch/sh/kernel/cpu/sh4a/setup-sh7770.c 	  { TMU1, TMU2, TMU2_TICPI, TMU3 } },
TMU3              340 arch/sh/kernel/cpu/sh4a/setup-sh7780.c 	INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
TMU3              351 arch/sh/kernel/cpu/sh4a/setup-sh7780.c 	INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
TMU3              365 arch/sh/kernel/cpu/sh4a/setup-sh7780.c 	{ 0xffd40004, 0, 32, 8, /* INT2PRI1 */ { TMU3, TMU4, TMU5, RTC } },
TMU3              422 arch/sh/kernel/cpu/sh4a/setup-sh7785.c 	INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
TMU3              434 arch/sh/kernel/cpu/sh4a/setup-sh7785.c 	INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
TMU3              463 arch/sh/kernel/cpu/sh4a/setup-sh7785.c 	{ 0xffd40004, 0, 32, 8, /* INT2PRI1 */ { TMU3, TMU4, TMU5, } },
TMU3              521 arch/sh/kernel/cpu/sh4a/setup-sh7786.c 	INTC_VECT(TMU2, 0x7a0), INTC_VECT(TMU3, 0x7c0),
TMU3              594 arch/sh/kernel/cpu/sh4a/setup-sh7786.c 	    TMU2, TMU3, 0, }, INTC_SMP_BALANCING(INT2DISTCR1) },
TMU3              631 arch/sh/kernel/cpu/sh4a/setup-sh7786.c 	{ 0xfe410820, 0, 32, 8, /* INT2PRI8 */ { SCIF1, TMU2, TMU3, 0 } },
TMU3              197 arch/sh/kernel/cpu/sh4a/setup-shx3.c 	INTC_VECT(TMU2, 0x440), INTC_VECT(TMU3, 0x460),
TMU3              268 arch/sh/kernel/cpu/sh4a/setup-shx3.c 	    0, TMU5, TMU4, TMU3, TMU2, TMU1, TMU0, 0, },
TMU3              291 arch/sh/kernel/cpu/sh4a/setup-shx3.c 						 TMU3, TMU2, TMU1, TMU0 } },