SVE_REG_SLICE_BITS  292 arch/arm64/kvm/guest.c #define SVE_REG_ID_SHIFT	(SVE_REG_SLICE_SHIFT + SVE_REG_SLICE_BITS)
SVE_REG_SLICE_BITS  296 arch/arm64/kvm/guest.c 	GENMASK(SVE_REG_SLICE_SHIFT + SVE_REG_SLICE_BITS - 1,	\
SVE_REG_SLICE_BITS  301 arch/arm64/kvm/guest.c #define SVE_NUM_SLICES (1 << SVE_REG_SLICE_BITS)