RREG32_PCIE_PORT 1281 drivers/gpu/drm/amd/amdgpu/si.c 	link_width_cntl = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 1330 drivers/gpu/drm/amd/amdgpu/si.c 	link_width_cntl = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 1654 drivers/gpu/drm/amd/amdgpu/si.c 	speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 1699 drivers/gpu/drm/amd/amdgpu/si.c 				tmp = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 1719 drivers/gpu/drm/amd/amdgpu/si.c 				tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL4);
RREG32_PCIE_PORT 1723 drivers/gpu/drm/amd/amdgpu/si.c 				tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL4);
RREG32_PCIE_PORT 1749 drivers/gpu/drm/amd/amdgpu/si.c 				tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL4);
RREG32_PCIE_PORT 1770 drivers/gpu/drm/amd/amdgpu/si.c 	speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 1775 drivers/gpu/drm/amd/amdgpu/si.c 		speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 1836 drivers/gpu/drm/amd/amdgpu/si.c 	orig = data = RREG32_PCIE_PORT(PCIE_LC_N_FTS_CNTL);
RREG32_PCIE_PORT 1842 drivers/gpu/drm/amd/amdgpu/si.c 	orig = data = RREG32_PCIE_PORT(PCIE_LC_CNTL3);
RREG32_PCIE_PORT 1852 drivers/gpu/drm/amd/amdgpu/si.c 	orig = data = RREG32_PCIE_PORT(PCIE_LC_CNTL);
RREG32_PCIE_PORT 1932 drivers/gpu/drm/amd/amdgpu/si.c 			orig = data = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 1966 drivers/gpu/drm/amd/amdgpu/si.c 				orig = data = RREG32_PCIE_PORT(PCIE_LC_CNTL2);
RREG32_PCIE_PORT 2016 drivers/gpu/drm/amd/amdgpu/si.c 		data = RREG32_PCIE_PORT(PCIE_LC_N_FTS_CNTL);
RREG32_PCIE_PORT 2020 drivers/gpu/drm/amd/amdgpu/si.c 				orig = data = RREG32_PCIE_PORT(PCIE_LC_CNTL);
RREG32_PCIE_PORT 6190 drivers/gpu/drm/amd/amdgpu/si_dpm.c 	speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL) & LC_CURRENT_DATA_RATE_MASK;
RREG32_PCIE_PORT 1340 drivers/gpu/drm/radeon/btc_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 4817 drivers/gpu/drm/radeon/ci_dpm.c 	speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL) & LC_CURRENT_DATA_RATE_MASK;
RREG32_PCIE_PORT 4827 drivers/gpu/drm/radeon/ci_dpm.c 	link_width = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL) & LC_LINK_WIDTH_RD_MASK;
RREG32_PCIE_PORT 6248 drivers/gpu/drm/radeon/cik.c 	orig = data = RREG32_PCIE_PORT(PCIE_CNTL2);
RREG32_PCIE_PORT 9532 drivers/gpu/drm/radeon/cik.c 	speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 9573 drivers/gpu/drm/radeon/cik.c 			tmp = RREG32_PCIE_PORT(PCIE_LC_STATUS1);
RREG32_PCIE_PORT 9578 drivers/gpu/drm/radeon/cik.c 				tmp = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 9599 drivers/gpu/drm/radeon/cik.c 				tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL4);
RREG32_PCIE_PORT 9603 drivers/gpu/drm/radeon/cik.c 				tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL4);
RREG32_PCIE_PORT 9631 drivers/gpu/drm/radeon/cik.c 				tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL4);
RREG32_PCIE_PORT 9653 drivers/gpu/drm/radeon/cik.c 	speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 9658 drivers/gpu/drm/radeon/cik.c 		speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 9681 drivers/gpu/drm/radeon/cik.c 	orig = data = RREG32_PCIE_PORT(PCIE_LC_N_FTS_CNTL);
RREG32_PCIE_PORT 9687 drivers/gpu/drm/radeon/cik.c 	orig = data = RREG32_PCIE_PORT(PCIE_LC_CNTL3);
RREG32_PCIE_PORT 9692 drivers/gpu/drm/radeon/cik.c 	orig = data = RREG32_PCIE_PORT(PCIE_P_CNTL);
RREG32_PCIE_PORT 9697 drivers/gpu/drm/radeon/cik.c 	orig = data = RREG32_PCIE_PORT(PCIE_LC_CNTL);
RREG32_PCIE_PORT 9712 drivers/gpu/drm/radeon/cik.c 			orig = data = RREG32_PCIE_PORT(PB0_PIF_PWRDOWN_0);
RREG32_PCIE_PORT 9718 drivers/gpu/drm/radeon/cik.c 			orig = data = RREG32_PCIE_PORT(PB0_PIF_PWRDOWN_1);
RREG32_PCIE_PORT 9724 drivers/gpu/drm/radeon/cik.c 			orig = data = RREG32_PCIE_PORT(PB1_PIF_PWRDOWN_0);
RREG32_PCIE_PORT 9730 drivers/gpu/drm/radeon/cik.c 			orig = data = RREG32_PCIE_PORT(PB1_PIF_PWRDOWN_1);
RREG32_PCIE_PORT 9736 drivers/gpu/drm/radeon/cik.c 			orig = data = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 9756 drivers/gpu/drm/radeon/cik.c 				orig = data = RREG32_PCIE_PORT(PCIE_LC_CNTL2);
RREG32_PCIE_PORT 9795 drivers/gpu/drm/radeon/cik.c 	orig = data = RREG32_PCIE_PORT(PCIE_CNTL2);
RREG32_PCIE_PORT 9801 drivers/gpu/drm/radeon/cik.c 		data = RREG32_PCIE_PORT(PCIE_LC_N_FTS_CNTL);
RREG32_PCIE_PORT 9803 drivers/gpu/drm/radeon/cik.c 			data = RREG32_PCIE_PORT(PCIE_LC_STATUS1);
RREG32_PCIE_PORT 9805 drivers/gpu/drm/radeon/cik.c 				orig = data = RREG32_PCIE_PORT(PCIE_LC_CNTL);
RREG32_PCIE_PORT   56 drivers/gpu/drm/radeon/cypress_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT  310 drivers/gpu/drm/radeon/cypress_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT  338 drivers/gpu/drm/radeon/cypress_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 5346 drivers/gpu/drm/radeon/evergreen.c 	speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 5357 drivers/gpu/drm/radeon/evergreen.c 		link_width_cntl = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 5361 drivers/gpu/drm/radeon/evergreen.c 		speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 5365 drivers/gpu/drm/radeon/evergreen.c 		speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 5369 drivers/gpu/drm/radeon/evergreen.c 		speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 5373 drivers/gpu/drm/radeon/evergreen.c 		speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 5378 drivers/gpu/drm/radeon/evergreen.c 		link_width_cntl = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 5442 drivers/gpu/drm/radeon/evergreen.c 	pcie_lc_cntl = pcie_lc_cntl_old = RREG32_PCIE_PORT(PCIE_LC_CNTL);
RREG32_PCIE_PORT 5508 drivers/gpu/drm/radeon/evergreen.c 			data = orig = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 3444 drivers/gpu/drm/radeon/ni_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 3464 drivers/gpu/drm/radeon/ni_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 4445 drivers/gpu/drm/radeon/r600.c 	link_width_cntl = RREG32_PCIE_PORT(RADEON_PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 4470 drivers/gpu/drm/radeon/r600.c 	link_width_cntl = RREG32_PCIE_PORT(RADEON_PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 4517 drivers/gpu/drm/radeon/r600.c 	speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 4530 drivers/gpu/drm/radeon/r600.c 		link_width_cntl = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 4533 drivers/gpu/drm/radeon/r600.c 		link_width_cntl = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 4546 drivers/gpu/drm/radeon/r600.c 	speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 4581 drivers/gpu/drm/radeon/r600.c 			training_cntl = RREG32_PCIE_PORT(PCIE_LC_TRAINING_CNTL);
RREG32_PCIE_PORT 4585 drivers/gpu/drm/radeon/r600.c 			speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 4590 drivers/gpu/drm/radeon/r600.c 		speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 4595 drivers/gpu/drm/radeon/r600.c 		link_width_cntl = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT   55 drivers/gpu/drm/radeon/rv6xx_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT   59 drivers/gpu/drm/radeon/rv6xx_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT   64 drivers/gpu/drm/radeon/rv6xx_dpm.c 		if (!(RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL) & LC_CURRENT_DATA_RATE))
RREG32_PCIE_PORT   69 drivers/gpu/drm/radeon/rv6xx_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT   78 drivers/gpu/drm/radeon/rv6xx_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT   92 drivers/gpu/drm/radeon/rv6xx_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL) & ~LC_HW_VOLTAGE_IF_CONTROL_MASK;
RREG32_PCIE_PORT  104 drivers/gpu/drm/radeon/rv6xx_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL) & ~LC_L0S_INACTIVITY_MASK;
RREG32_PCIE_PORT  113 drivers/gpu/drm/radeon/rv6xx_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL);
RREG32_PCIE_PORT  125 drivers/gpu/drm/radeon/rv6xx_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL) & ~LC_L1_INACTIVITY_MASK;
RREG32_PCIE_PORT 2050 drivers/gpu/drm/radeon/rv770.c 	link_width_cntl = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 2053 drivers/gpu/drm/radeon/rv770.c 	link_width_cntl = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 2066 drivers/gpu/drm/radeon/rv770.c 	speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 2079 drivers/gpu/drm/radeon/rv770.c 		speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 2083 drivers/gpu/drm/radeon/rv770.c 		speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 2087 drivers/gpu/drm/radeon/rv770.c 		speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 2091 drivers/gpu/drm/radeon/rv770.c 		speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 2096 drivers/gpu/drm/radeon/rv770.c 		link_width_cntl = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT   74 drivers/gpu/drm/radeon/rv770_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT   95 drivers/gpu/drm/radeon/rv770_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL) & ~LC_L0S_INACTIVITY_MASK;
RREG32_PCIE_PORT  104 drivers/gpu/drm/radeon/rv770_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL);
RREG32_PCIE_PORT  116 drivers/gpu/drm/radeon/rv770_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL) & ~LC_L1_INACTIVITY_MASK;
RREG32_PCIE_PORT 1609 drivers/gpu/drm/radeon/rv770_dpm.c 	tmp = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 7115 drivers/gpu/drm/radeon/si.c 	speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 7161 drivers/gpu/drm/radeon/si.c 				tmp = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 7182 drivers/gpu/drm/radeon/si.c 				tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL4);
RREG32_PCIE_PORT 7186 drivers/gpu/drm/radeon/si.c 				tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL4);
RREG32_PCIE_PORT 7214 drivers/gpu/drm/radeon/si.c 				tmp = RREG32_PCIE_PORT(PCIE_LC_CNTL4);
RREG32_PCIE_PORT 7236 drivers/gpu/drm/radeon/si.c 	speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 7241 drivers/gpu/drm/radeon/si.c 		speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL);
RREG32_PCIE_PORT 7260 drivers/gpu/drm/radeon/si.c 	orig = data = RREG32_PCIE_PORT(PCIE_LC_N_FTS_CNTL);
RREG32_PCIE_PORT 7266 drivers/gpu/drm/radeon/si.c 	orig = data = RREG32_PCIE_PORT(PCIE_LC_CNTL3);
RREG32_PCIE_PORT 7276 drivers/gpu/drm/radeon/si.c 	orig = data = RREG32_PCIE_PORT(PCIE_LC_CNTL);
RREG32_PCIE_PORT 7356 drivers/gpu/drm/radeon/si.c 			orig = data = RREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL);
RREG32_PCIE_PORT 7390 drivers/gpu/drm/radeon/si.c 				orig = data = RREG32_PCIE_PORT(PCIE_LC_CNTL2);
RREG32_PCIE_PORT 7440 drivers/gpu/drm/radeon/si.c 		data = RREG32_PCIE_PORT(PCIE_LC_N_FTS_CNTL);
RREG32_PCIE_PORT 7444 drivers/gpu/drm/radeon/si.c 				orig = data = RREG32_PCIE_PORT(PCIE_LC_CNTL);
RREG32_PCIE_PORT 5738 drivers/gpu/drm/radeon/si_dpm.c 	speed_cntl = RREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL) & LC_CURRENT_DATA_RATE_MASK;