MX31_PIN_DTR_DCE1  510 arch/arm/mach-imx/iomux-mx3.h #define MX31_PIN_DTR_DCE1__DTR_DCE1	IOMUX_MODE(MX31_PIN_DTR_DCE1, IOMUX_CONFIG_FUNC)
MX31_PIN_DTR_DCE1  511 arch/arm/mach-imx/iomux-mx3.h #define MX31_PIN_DTR_DCE1__SRXDA	IOMUX_MODE(MX31_PIN_DTR_DCE1, IOMUX_CONFIG_ALT2)
MX31_PIN_DTR_DCE1  657 arch/arm/mach-imx/iomux-mx3.h #define MX31_PIN_DTR_DCE1__GPIO2_8	IOMUX_MODE(MX31_PIN_DTR_DCE1, IOMUX_CONFIG_GPIO)
MX31_PIN_DTR_DCE1  188 arch/arm/mach-imx/mach-mx31lilly.c 	mxc_iomux_alloc_pin(IOMUX_MODE(MX31_PIN_DTR_DCE1, IOMUX_CONFIG_GPIO),
MX31_PIN_DTR_DCE1  190 arch/arm/mach-imx/mach-mx31lilly.c 	gpio_request(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1), "USBH2 CS");
MX31_PIN_DTR_DCE1  191 arch/arm/mach-imx/mach-mx31lilly.c 	gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1), 0);
MX31_PIN_DTR_DCE1  173 arch/arm/mach-imx/mach-mx31lite.c 	mxc_iomux_alloc_pin(IOMUX_MODE(MX31_PIN_DTR_DCE1, IOMUX_CONFIG_GPIO),
MX31_PIN_DTR_DCE1  175 arch/arm/mach-imx/mach-mx31lite.c 	gpio_request(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1), "USBH2 CS");
MX31_PIN_DTR_DCE1  176 arch/arm/mach-imx/mach-mx31lite.c 	gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1), 0);
MX31_PIN_DTR_DCE1   86 arch/arm/mach-imx/mach-qong.c 		gpio_to_irq(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1));
MX31_PIN_DTR_DCE1   88 arch/arm/mach-imx/mach-qong.c 		gpio_to_irq(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1));
MX31_PIN_DTR_DCE1  101 arch/arm/mach-imx/mx31moboard-devboard.c #define SEL0 IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1)
MX31_PIN_DTR_DCE1  125 arch/arm/mach-imx/mx31moboard-marxbot.c #define SEL0 IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1)
MX31_PIN_DTR_DCE1   72 arch/arm/mach-imx/mx31moboard-smartbot.c #define POWER_EN IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1)