MSR_P4_MS_ESCR1 331 arch/x86/events/intel/p4.c .escr_msr = { MSR_P4_MS_ESCR0, MSR_P4_MS_ESCR1 }, MSR_P4_MS_ESCR1 338 arch/x86/events/intel/p4.c .escr_msr = { MSR_P4_MS_ESCR0, MSR_P4_MS_ESCR1 }, MSR_P4_MS_ESCR1 1161 arch/x86/events/intel/p4.c P4_ESCR_MSR_TABLE_ENTRY(MSR_P4_MS_ESCR1), MSR_P4_MS_ESCR1 286 arch/x86/oprofile/op_model_p4.c { CTR_MS_2, MSR_P4_MS_ESCR1} } MSR_P4_MS_ESCR1 292 arch/x86/oprofile/op_model_p4.c { CTR_MS_2, MSR_P4_MS_ESCR1} }