MSR_IA32_RTIT_OUTPUT_MASK  545 arch/x86/events/intel/pt.c 	wrmsrl(MSR_IA32_RTIT_OUTPUT_MASK, reg);
MSR_IA32_RTIT_OUTPUT_MASK  913 arch/x86/events/intel/pt.c 	rdmsrl(MSR_IA32_RTIT_OUTPUT_MASK, offset);
MSR_IA32_RTIT_OUTPUT_MASK 1027 arch/x86/kvm/vmx/vmx.c 	wrmsrl(MSR_IA32_RTIT_OUTPUT_MASK, ctx->output_mask);
MSR_IA32_RTIT_OUTPUT_MASK 1041 arch/x86/kvm/vmx/vmx.c 	rdmsrl(MSR_IA32_RTIT_OUTPUT_MASK, ctx->output_mask);
MSR_IA32_RTIT_OUTPUT_MASK 1848 arch/x86/kvm/vmx/vmx.c 	case MSR_IA32_RTIT_OUTPUT_MASK:
MSR_IA32_RTIT_OUTPUT_MASK 2111 arch/x86/kvm/vmx/vmx.c 	case MSR_IA32_RTIT_OUTPUT_MASK:
MSR_IA32_RTIT_OUTPUT_MASK 3723 arch/x86/kvm/vmx/vmx.c 	vmx_set_intercept_for_msr(msr_bitmap, MSR_IA32_RTIT_OUTPUT_MASK,
MSR_IA32_RTIT_OUTPUT_MASK 1212 arch/x86/kvm/x86.c 	MSR_IA32_RTIT_OUTPUT_BASE, MSR_IA32_RTIT_OUTPUT_MASK,
MSR_IA32_RTIT_OUTPUT_MASK 5240 arch/x86/kvm/x86.c 		case MSR_IA32_RTIT_OUTPUT_MASK: