IO_IRQ_MASK        89 arch/mips/dec/ioasic-irq.c 	(IO_IRQ_MASK(IO_INR_SCC0A_RXDMA) |				\
IO_IRQ_MASK        90 arch/mips/dec/ioasic-irq.c 	 IO_IRQ_MASK(IO_INR_SCC1A_RXDMA) |				\
IO_IRQ_MASK        91 arch/mips/dec/ioasic-irq.c 	 IO_IRQ_MASK(IO_INR_ISDN_TXDMA) |				\
IO_IRQ_MASK        92 arch/mips/dec/ioasic-irq.c 	 IO_IRQ_MASK(IO_INR_ISDN_RXDMA) |				\
IO_IRQ_MASK        93 arch/mips/dec/ioasic-irq.c 	 IO_IRQ_MASK(IO_INR_ASC_DMA))
IO_IRQ_MASK       482 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN02BA_IO_INR_BUS) },
IO_IRQ_MASK       484 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN02BA_IO_INR_RTC) },
IO_IRQ_MASK       488 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN02BA_IO_INR_SCC0) },
IO_IRQ_MASK       490 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN02BA_IO_INR_SCC1) },
IO_IRQ_MASK       492 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN02BA_IO_INR_ASC) },
IO_IRQ_MASK       494 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN02BA_IO_INR_LANCE) },
IO_IRQ_MASK       583 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN02CA_IO_INR_SCC0) },
IO_IRQ_MASK       585 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN02CA_IO_INR_ASC) },
IO_IRQ_MASK       587 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN02CA_IO_INR_LANCE) },
IO_IRQ_MASK       589 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN02CA_IO_INR_TC1) },
IO_IRQ_MASK       591 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN02CA_IO_INR_TC0) },
IO_IRQ_MASK       680 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN03_IO_INR_SCC0) },
IO_IRQ_MASK       682 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN03_IO_INR_SCC1) },
IO_IRQ_MASK       684 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN03_IO_INR_ASC) },
IO_IRQ_MASK       686 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN03_IO_INR_LANCE) },
IO_IRQ_MASK       688 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN03_IO_INR_TC2) },
IO_IRQ_MASK       690 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN03_IO_INR_TC1) },
IO_IRQ_MASK       692 arch/mips/dec/setup.c 	{ { .i = IO_IRQ_MASK(KN03_IO_INR_TC0) },