APU_MASK 2881 arch/powerpc/xmon/ppc-opc.c #define APU_RT_MASK (APU_MASK | RT_MASK) APU_MASK 2882 arch/powerpc/xmon/ppc-opc.c #define APU_RA_MASK (APU_MASK | RA_MASK) APU_MASK 3523 arch/powerpc/xmon/ppc-opc.c {"udi0fcm.", APU(4, 515,0), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3524 arch/powerpc/xmon/ppc-opc.c {"udi0fcm", APU(4, 515,1), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3553 arch/powerpc/xmon/ppc-opc.c {"udi1fcm.", APU(4, 547,0), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3554 arch/powerpc/xmon/ppc-opc.c {"udi1fcm", APU(4, 547,1), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3593 arch/powerpc/xmon/ppc-opc.c {"udi2fcm.", APU(4, 579,0), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3594 arch/powerpc/xmon/ppc-opc.c {"udi2fcm", APU(4, 579,1), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3609 arch/powerpc/xmon/ppc-opc.c {"udi3fcm.", APU(4, 611,0), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3611 arch/powerpc/xmon/ppc-opc.c {"udi3fcm", APU(4, 611,1), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3635 arch/powerpc/xmon/ppc-opc.c {"udi4fcm.", APU(4, 643,0), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3636 arch/powerpc/xmon/ppc-opc.c {"udi4fcm", APU(4, 643,1), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3662 arch/powerpc/xmon/ppc-opc.c {"udi5fcm.", APU(4, 675,0), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3663 arch/powerpc/xmon/ppc-opc.c {"udi5fcm", APU(4, 675,1), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3694 arch/powerpc/xmon/ppc-opc.c {"udi6fcm.", APU(4, 707,0), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3695 arch/powerpc/xmon/ppc-opc.c {"udi6fcm", APU(4, 707,1), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3717 arch/powerpc/xmon/ppc-opc.c {"udi7fcm.", APU(4, 739,0), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3718 arch/powerpc/xmon/ppc-opc.c {"udi7fcm", APU(4, 739,1), APU_MASK, PPC405|PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3751 arch/powerpc/xmon/ppc-opc.c {"udi8fcm.", APU(4, 771,0), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3752 arch/powerpc/xmon/ppc-opc.c {"udi8fcm", APU(4, 771,1), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3759 arch/powerpc/xmon/ppc-opc.c {"udi9fcm.", APU(4, 804,0), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3760 arch/powerpc/xmon/ppc-opc.c {"udi9fcm", APU(4, 804,1), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3767 arch/powerpc/xmon/ppc-opc.c {"udi10fcm.", APU(4, 835,0), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3768 arch/powerpc/xmon/ppc-opc.c {"udi10fcm", APU(4, 835,1), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3775 arch/powerpc/xmon/ppc-opc.c {"udi11fcm.", APU(4, 867,0), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3777 arch/powerpc/xmon/ppc-opc.c {"udi11fcm", APU(4, 867,1), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3784 arch/powerpc/xmon/ppc-opc.c {"udi12fcm.", APU(4, 899,0), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3785 arch/powerpc/xmon/ppc-opc.c {"udi12fcm", APU(4, 899,1), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3796 arch/powerpc/xmon/ppc-opc.c {"udi13fcm.", APU(4, 931,0), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3797 arch/powerpc/xmon/ppc-opc.c {"udi13fcm", APU(4, 931,1), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3806 arch/powerpc/xmon/ppc-opc.c {"udi14fcm.", APU(4, 963,0), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3807 arch/powerpc/xmon/ppc-opc.c {"udi14fcm", APU(4, 963,1), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3816 arch/powerpc/xmon/ppc-opc.c {"udi15fcm.", APU(4, 995,0), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 3818 arch/powerpc/xmon/ppc-opc.c {"udi15fcm", APU(4, 995,1), APU_MASK, PPC440, PPC476, {URT, URA, URB}}, APU_MASK 4697 arch/powerpc/xmon/ppc-opc.c {"lbfcmx", APU(31,7,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 4771 arch/powerpc/xmon/ppc-opc.c {"lhfcmx", APU(31,39,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 4835 arch/powerpc/xmon/ppc-opc.c {"lwfcmx", APU(31,71,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 4861 arch/powerpc/xmon/ppc-opc.c {"lqfcmx", APU(31,103,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 4899 arch/powerpc/xmon/ppc-opc.c {"stbfcmx", APU(31,135,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 4951 arch/powerpc/xmon/ppc-opc.c {"sthfcmx", APU(31,167,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 4983 arch/powerpc/xmon/ppc-opc.c {"stwfcmx", APU(31,199,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 5023 arch/powerpc/xmon/ppc-opc.c {"stqfcmx", APU(31,231,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 5075 arch/powerpc/xmon/ppc-opc.c {"ldfcmx", APU(31,263,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 5435 arch/powerpc/xmon/ppc-opc.c {"stdfcmx", APU(31,391,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 5760 arch/powerpc/xmon/ppc-opc.c {"lbfcmux", APU(31,519,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 5813 arch/powerpc/xmon/ppc-opc.c {"lhfcmux", APU(31,551,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 5836 arch/powerpc/xmon/ppc-opc.c {"lwfcmux", APU(31,583,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 5866 arch/powerpc/xmon/ppc-opc.c {"lqfcmux", APU(31,615,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 5884 arch/powerpc/xmon/ppc-opc.c {"stbfcmux", APU(31,647,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 5924 arch/powerpc/xmon/ppc-opc.c {"sthfcmux", APU(31,679,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 5943 arch/powerpc/xmon/ppc-opc.c {"stwfcmux", APU(31,711,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 5981 arch/powerpc/xmon/ppc-opc.c {"stqfcmux", APU(31,743,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 6021 arch/powerpc/xmon/ppc-opc.c {"ldfcmux", APU(31,775,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}}, APU_MASK 6138 arch/powerpc/xmon/ppc-opc.c {"stdfcmux", APU(31,903,0), APU_MASK, PPC405, 0, {FCRT, RA, RB}},