HHI_PCIE_PLL_CNTL0 1822 drivers/clk/meson/g12a.c 	{ .reg = HHI_PCIE_PLL_CNTL0,	.def = 0x20090496 },
HHI_PCIE_PLL_CNTL0 1823 drivers/clk/meson/g12a.c 	{ .reg = HHI_PCIE_PLL_CNTL0,	.def = 0x30090496 },
HHI_PCIE_PLL_CNTL0 1831 drivers/clk/meson/g12a.c 	{ .reg = HHI_PCIE_PLL_CNTL0,	.def = 0x34090496 },
HHI_PCIE_PLL_CNTL0 1832 drivers/clk/meson/g12a.c 	{ .reg = HHI_PCIE_PLL_CNTL0,	.def = 0x14090496, .delay_us = 10 },
HHI_PCIE_PLL_CNTL0 1845 drivers/clk/meson/g12a.c 			.reg_off = HHI_PCIE_PLL_CNTL0,
HHI_PCIE_PLL_CNTL0 1850 drivers/clk/meson/g12a.c 			.reg_off = HHI_PCIE_PLL_CNTL0,
HHI_PCIE_PLL_CNTL0 1855 drivers/clk/meson/g12a.c 			.reg_off = HHI_PCIE_PLL_CNTL0,
HHI_PCIE_PLL_CNTL0 1865 drivers/clk/meson/g12a.c 			.reg_off = HHI_PCIE_PLL_CNTL0,
HHI_PCIE_PLL_CNTL0 1870 drivers/clk/meson/g12a.c 			.reg_off = HHI_PCIE_PLL_CNTL0,
HHI_PCIE_PLL_CNTL0 1904 drivers/clk/meson/g12a.c 		.offset = HHI_PCIE_PLL_CNTL0,