EMMA2RH_IRQ_BASE 25 arch/mips/emma/markeins/irq.c unsigned int irq = d->irq - EMMA2RH_IRQ_BASE; EMMA2RH_IRQ_BASE 37 arch/mips/emma/markeins/irq.c unsigned int irq = d->irq - EMMA2RH_IRQ_BASE; EMMA2RH_IRQ_BASE 58 arch/mips/emma/markeins/irq.c irq_set_chip_and_handler_name(EMMA2RH_IRQ_BASE + i, EMMA2RH_IRQ_BASE 194 arch/mips/emma/markeins/irq.c do_IRQ(EMMA2RH_IRQ_BASE + i); EMMA2RH_IRQ_BASE 220 arch/mips/emma/markeins/irq.c do_IRQ(EMMA2RH_IRQ_BASE + i); EMMA2RH_IRQ_BASE 230 arch/mips/emma/markeins/irq.c do_IRQ(EMMA2RH_IRQ_BASE + i); EMMA2RH_IRQ_BASE 275 arch/mips/emma/markeins/irq.c setup_irq(EMMA2RH_IRQ_BASE + EMMA2RH_SW_CASCADE, &irq_cascade); EMMA2RH_IRQ_BASE 276 arch/mips/emma/markeins/irq.c setup_irq(EMMA2RH_IRQ_BASE + EMMA2RH_GPIO_CASCADE, &irq_cascade); EMMA2RH_IRQ_BASE 97 arch/mips/include/asm/emma/emma2rh.h #define EMMA2RH_IRQ_INT(n) (EMMA2RH_IRQ_BASE + (n)) EMMA2RH_IRQ_BASE 18 arch/mips/include/asm/emma/markeins.h #define EMMA2RH_SW_IRQ_BASE (EMMA2RH_IRQ_BASE + NUM_EMMA2RH_IRQ)