CTS_ENCP_SEL_MASK  895 drivers/gpu/drm/meson/meson_vclk.c 					   CTS_ENCP_SEL_MASK, 0);
CTS_ENCP_SEL_MASK  909 drivers/gpu/drm/meson/meson_vclk.c 				CTS_ENCP_SEL_MASK, 1 << CTS_ENCP_SEL_SHIFT);
CTS_ENCP_SEL_MASK  923 drivers/gpu/drm/meson/meson_vclk.c 				CTS_ENCP_SEL_MASK, 2 << CTS_ENCP_SEL_SHIFT);
CTS_ENCP_SEL_MASK  937 drivers/gpu/drm/meson/meson_vclk.c 				CTS_ENCP_SEL_MASK, 3 << CTS_ENCP_SEL_SHIFT);
CTS_ENCP_SEL_MASK  951 drivers/gpu/drm/meson/meson_vclk.c 				CTS_ENCP_SEL_MASK, 4 << CTS_ENCP_SEL_SHIFT);