DPP_TOP1_DPP_CRC_VAL_R_G__DPP_CRC_G_Y__SHIFT 14231 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_1_0_sh_mask.h #define DPP_TOP1_DPP_CRC_VAL_R_G__DPP_CRC_G_Y__SHIFT                                                          0x10
DPP_TOP1_DPP_CRC_VAL_R_G__DPP_CRC_G_Y__SHIFT 17692 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_2_0_0_sh_mask.h #define DPP_TOP1_DPP_CRC_VAL_R_G__DPP_CRC_G_Y__SHIFT                                                          0x10
DPP_TOP1_DPP_CRC_VAL_R_G__DPP_CRC_G_Y__SHIFT 14624 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_2_1_0_sh_mask.h #define DPP_TOP1_DPP_CRC_VAL_R_G__DPP_CRC_G_Y__SHIFT                                                          0x10