DP1_DP_DPHY_CRC_CNTL__DPHY_CRC_FIELD__SHIFT 39200 drivers/gpu/drm/amd/include/asic_reg/dce/dce_12_0_sh_mask.h #define DP1_DP_DPHY_CRC_CNTL__DPHY_CRC_FIELD__SHIFT                                                           0x0
DP1_DP_DPHY_CRC_CNTL__DPHY_CRC_FIELD__SHIFT 32535 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_1_0_sh_mask.h #define DP1_DP_DPHY_CRC_CNTL__DPHY_CRC_FIELD__SHIFT                                                           0x0
DP1_DP_DPHY_CRC_CNTL__DPHY_CRC_FIELD__SHIFT 41875 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_2_0_0_sh_mask.h #define DP1_DP_DPHY_CRC_CNTL__DPHY_CRC_FIELD__SHIFT                                                           0x0
DP1_DP_DPHY_CRC_CNTL__DPHY_CRC_FIELD__SHIFT 37932 drivers/gpu/drm/amd/include/asic_reg/dcn/dcn_2_1_0_sh_mask.h #define DP1_DP_DPHY_CRC_CNTL__DPHY_CRC_FIELD__SHIFT                                                           0x0