DCIO_DSYNC_SOFT_RESET  399 drivers/gpu/drm/amd/include/asic_reg/dce/dce_10_0_enum.h typedef enum DCIO_DSYNC_SOFT_RESET {
DCIO_DSYNC_SOFT_RESET  402 drivers/gpu/drm/amd/include/asic_reg/dce/dce_10_0_enum.h } DCIO_DSYNC_SOFT_RESET;
DCIO_DSYNC_SOFT_RESET 1164 drivers/gpu/drm/amd/include/asic_reg/dce/dce_11_0_enum.h typedef enum DCIO_DSYNC_SOFT_RESET {
DCIO_DSYNC_SOFT_RESET 1167 drivers/gpu/drm/amd/include/asic_reg/dce/dce_11_0_enum.h } DCIO_DSYNC_SOFT_RESET;
DCIO_DSYNC_SOFT_RESET 1563 drivers/gpu/drm/amd/include/asic_reg/dce/dce_11_2_enum.h typedef enum DCIO_DSYNC_SOFT_RESET {
DCIO_DSYNC_SOFT_RESET 1566 drivers/gpu/drm/amd/include/asic_reg/dce/dce_11_2_enum.h } DCIO_DSYNC_SOFT_RESET;
DCIO_DSYNC_SOFT_RESET 8476 drivers/gpu/drm/amd/include/navi10_enum.h typedef enum DCIO_DSYNC_SOFT_RESET {
DCIO_DSYNC_SOFT_RESET 8479 drivers/gpu/drm/amd/include/navi10_enum.h } DCIO_DSYNC_SOFT_RESET;
DCIO_DSYNC_SOFT_RESET 12151 drivers/gpu/drm/amd/include/vega10_enum.h typedef enum DCIO_DSYNC_SOFT_RESET {
DCIO_DSYNC_SOFT_RESET 12154 drivers/gpu/drm/amd/include/vega10_enum.h } DCIO_DSYNC_SOFT_RESET;