CG_SPLL_FUNC_CNTL_5__RISEFBVCO_EN__SHIFT  178 drivers/gpu/drm/amd/include/asic_reg/smu/smu_7_0_0_sh_mask.h #define CG_SPLL_FUNC_CNTL_5__RISEFBVCO_EN__SHIFT 0x1
CG_SPLL_FUNC_CNTL_5__RISEFBVCO_EN__SHIFT  172 drivers/gpu/drm/amd/include/asic_reg/smu/smu_7_0_1_sh_mask.h #define CG_SPLL_FUNC_CNTL_5__RISEFBVCO_EN__SHIFT 0x1
CG_SPLL_FUNC_CNTL_5__RISEFBVCO_EN__SHIFT  172 drivers/gpu/drm/amd/include/asic_reg/smu/smu_7_1_0_sh_mask.h #define CG_SPLL_FUNC_CNTL_5__RISEFBVCO_EN__SHIFT 0x1
CG_SPLL_FUNC_CNTL_5__RISEFBVCO_EN__SHIFT  172 drivers/gpu/drm/amd/include/asic_reg/smu/smu_7_1_1_sh_mask.h #define CG_SPLL_FUNC_CNTL_5__RISEFBVCO_EN__SHIFT 0x1
CG_SPLL_FUNC_CNTL_5__RISEFBVCO_EN__SHIFT  172 drivers/gpu/drm/amd/include/asic_reg/smu/smu_7_1_2_sh_mask.h #define CG_SPLL_FUNC_CNTL_5__RISEFBVCO_EN__SHIFT 0x1
CG_SPLL_FUNC_CNTL_5__RISEFBVCO_EN__SHIFT  198 drivers/gpu/drm/amd/include/asic_reg/smu/smu_7_1_3_sh_mask.h #define CG_SPLL_FUNC_CNTL_5__RISEFBVCO_EN__SHIFT 0x1