mmWD_CNTL_SB_BUF_BASE_HI_BASE_IDX 7453 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmWD_CNTL_SB_BUF_BASE_HI_BASE_IDX 1 mmWD_CNTL_SB_BUF_BASE_HI_BASE_IDX 4929 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmWD_CNTL_SB_BUF_BASE_HI_BASE_IDX 1 mmWD_CNTL_SB_BUF_BASE_HI_BASE_IDX 5181 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmWD_CNTL_SB_BUF_BASE_HI_BASE_IDX 1 mmWD_CNTL_SB_BUF_BASE_HI_BASE_IDX 5137 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmWD_CNTL_SB_BUF_BASE_HI_BASE_IDX 1