mmUVD_RB_BASE_HI_BASE_IDX   97 drivers/gpu/drm/amd/include/asic_reg/uvd/uvd_7_0_offset.h #define mmUVD_RB_BASE_HI_BASE_IDX                                                                      1
mmUVD_RB_BASE_HI_BASE_IDX  219 drivers/gpu/drm/amd/include/asic_reg/vcn/vcn_1_0_offset.h #define mmUVD_RB_BASE_HI_BASE_IDX                                                                      1
mmUVD_RB_BASE_HI_BASE_IDX  931 drivers/gpu/drm/amd/include/asic_reg/vcn/vcn_2_0_0_offset.h #define mmUVD_RB_BASE_HI_BASE_IDX                                                                      1
mmUVD_RB_BASE_HI_BASE_IDX  542 drivers/gpu/drm/amd/include/asic_reg/vcn/vcn_2_5_offset.h #define mmUVD_RB_BASE_HI_BASE_IDX                                                                      1