mmTCP_WATCH1_CNTL_BASE_IDX 5489 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmTCP_WATCH1_CNTL_BASE_IDX                                                                     0
mmTCP_WATCH1_CNTL_BASE_IDX 2981 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmTCP_WATCH1_CNTL_BASE_IDX                                                                     0
mmTCP_WATCH1_CNTL_BASE_IDX 3233 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmTCP_WATCH1_CNTL_BASE_IDX                                                                     0
mmTCP_WATCH1_CNTL_BASE_IDX 3185 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmTCP_WATCH1_CNTL_BASE_IDX                                                                     0