mmTCP_WATCH0_CNTL_BASE_IDX 5483 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmTCP_WATCH0_CNTL_BASE_IDX 0 mmTCP_WATCH0_CNTL_BASE_IDX 2975 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmTCP_WATCH0_CNTL_BASE_IDX 0 mmTCP_WATCH0_CNTL_BASE_IDX 3227 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmTCP_WATCH0_CNTL_BASE_IDX 0 mmTCP_WATCH0_CNTL_BASE_IDX 3179 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmTCP_WATCH0_CNTL_BASE_IDX 0