mmTCI_CNTL_2_BASE_IDX 4021 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmTCI_CNTL_2_BASE_IDX                                                                          0
mmTCI_CNTL_2_BASE_IDX 1732 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmTCI_CNTL_2_BASE_IDX                                                                          0
mmTCI_CNTL_2_BASE_IDX 2031 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmTCI_CNTL_2_BASE_IDX                                                                          0
mmTCI_CNTL_2_BASE_IDX 1971 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmTCI_CNTL_2_BASE_IDX                                                                          0