mmSPI_P1_TRAP_SCREEN_GPR_MIN_BASE_IDX 2723 drivers/gpu/drm/amd/include/asic_reg/gc/gc_10_1_0_offset.h #define mmSPI_P1_TRAP_SCREEN_GPR_MIN_BASE_IDX                                                          0
mmSPI_P1_TRAP_SCREEN_GPR_MIN_BASE_IDX  823 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_0_offset.h #define mmSPI_P1_TRAP_SCREEN_GPR_MIN_BASE_IDX                                                          0
mmSPI_P1_TRAP_SCREEN_GPR_MIN_BASE_IDX  797 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_1_offset.h #define mmSPI_P1_TRAP_SCREEN_GPR_MIN_BASE_IDX                                                          0
mmSPI_P1_TRAP_SCREEN_GPR_MIN_BASE_IDX  773 drivers/gpu/drm/amd/include/asic_reg/gc/gc_9_2_1_offset.h #define mmSPI_P1_TRAP_SCREEN_GPR_MIN_BASE_IDX                                                          0